Abstract:
A track defect management method of an MC(Maintenance Cylinder) in a data storage system and a disk drive using the method are provided to process defective tracks as good tracks without processing the tracks as bad tracks if the generated number of track defects per head does not exceed the number of spare tracks included in an MC area even though the track defects are generated in the MC area, thereby increasing a process throughput. It is decided whether track defects are detected from an MC area of a disk(S310,S320). If so, track defect information is updated in an MC defect list(S330,S340). The accumulated number of the track defects per head, which is detected from the MC area, is compared with the total number of spare tracks included in the MC area(S350). If the accumulated number of the detected track defects exceeds the total number of the spare tracks, tracks are decided as bad tracks(S360).
Abstract:
하드디스크 드라이브의 공정 테스트를 위한 테스트 트랙 결정 방법이 개시된다. 본 발명은, 하드 디스크 드라이브의 공정 테스트를 위한 테스트 트랙 결정 방법에 있어서, a)테스트 트랙 테이블내에 해당 존에 대한 테스트 트랙 식별자가 존재하는지 검사하는 단계; 및 b)존재하는 경우, 상기 테스트 트랙 테이블로부터 테스트 트랙 식별자를 추출하는 단계를 포함하고, 상기 테스트 트랙 테이블은 해당 존에 대한 테스트 트랙 식별자가 존재하지 않는 경우에 테스트 트랙 결정 함수를 이용하여 결정된 테스트 트랙 식별자를 포함한다. 본 발명에 의하면, 공정 테스트 시간이 감소된다.
Abstract:
A gamma voltage generating circuit and a display device wtih the same are provided to generate gamma voltages of a first polarity and a second polarity alternately while synchronizing with a horizontal sync signal by using the gamma voltage generating circuit, thereby simplifying the embodiment of the gamma voltage generating circuit and reducing production cost. A gamma voltage generating circuit(215) includes a resistance string unit(215f), a first resistance unit(215b), and a second resistance unit(215d). The resistance string unit includes plural resistance devices(R0,...,Rn+1) and outputs plural gamma voltages(Vg0,Vg1,...,Vgn-1,Vgn). The plural resistance devices are connected between a first power terminal(215a) and a second power terminal(215c) in series. A first power voltage(Vb) is applied to the first power terminal. A second power voltage(Vw) is applied to the second power terminal. The first resistance unit includes a first electronic device and a first resistance device connected to each other in parallel, and is connected between the first power terminal and an end of the resistance string unit in series. The second resistance unit includes a second electronic device and the second resistance unit connected to each other in parallel, and is connected to between the second power terminal and the other end of the resistance string unit in series.
Abstract:
An LCD is provided to enable charge of a data voltage during a short period of time by previously charging a sustain capacitance in synchronization with a previous gate signal. A plurality of pixels respectively includes a switching device(Q) providing a data voltage to a liquid crystal capacitance(Clc) according to a scan signal., a sustain capacitance(Cst) connected with the liquid crystal capacitance and sustaining the data voltage, and a sustain voltage supply unit supplying a sustain voltage to the sustain capacitance according to a previous scan signal. A plurality of scan lines is arranged in a row direction to transmit the scan signal. A plurality of data lines is arranged in a column direction to transmit the data voltage. A plurality of sustain voltage lines is arranged in a row direction to transmit the sustain voltage. The pixel includes sides in the row direction and the column direction, and the side in the row direction is longer than the side in the column direction.
Abstract:
A hard disc drive, a method for re-assigning a defect thereof, and a recording medium with a computer program for the method are provided to prevent performance of a hard disc drive from being lowered when repeating a re-assigning operation. A method for re-assigning a defect of a hard disc drive includes a step of performing a re-assigning operation for a defect which is presented at an inspection area of a disc in case of an error of reading/writing order(S11,S12,S13); a step of creating a predetermined re-assigning list by counting the re-assigning operation(S14); a step of comparing a count value of the re-assigning operation with a predetermined reference value(S15); and a step of detecting whether to re-assign an applicable track with plural defects in a spare area on the basis of the re-assigning list(S16,S17,S18).
Abstract:
A display apparatus and a driving method thereof are provided to compensate for the delay of gate turn on signals by adjusting a pulse width of a logical high interval of clock signals. A display apparatus includes a display panel(100), a gate driver(200), a gate clock generator(400), and a signal detector(700). The display panel includes plural gate lines which are connected to plural pixels. The gate driver sequentially supplies a gate turn on signal to the gate lines according to a driving clock signal. The gate clock generator generates the driving clock signal according to an internal clock signal and a delay control signal. The signal detector generates the delay control signal according to the internal clock signal and the gate turn on signal.
Abstract:
A method for driving an LCD device is provided to compensate for the variation of threshold voltages of switching elements due to a turn off voltage applied for a long time by turning on the switching elements during a blanking period. An LCD(Liquid Crystal Display) device includes plural pixels having a liquid crystal capacitor(Clc) and a first switching element(Q1) for delivering a data voltage to the liquid crystal capacitor according to a gate signal. By turning on the first switching element, the data voltage is stored in the liquid crystal capacitor. Images are displayed according to the charged data voltage. The variation of threshold voltages is compensated by turning on the first switching element. The LCD device further includes a second switching element(Q2) for switching between the first switching element and liquid crystal capacitor.
Abstract:
플리커 현상을 방지하여 표시 품질을 향상시킨 액정표시패널 및 이를 구비한 액정표시장치가 개시된다. 액정표시패널은 제1 기판과 결합하여 액정층을 수용하는 제2 기판을 포함하며, 제2 기판은 제1 방향으로 연장된 게이트 배선들과 제2 방향으로 연장된 데이터 배선들에 의해 정의되는 복수의 화소들이 형성된 표시 영역과, 표시 영역을 둘러싸는 주변 영역으로 이루어진 베이스 기판, 제2 방향으로 연장되고, 제1 주변 영역에 형성되어 표시 영역에 제1 공통 전압을 제공하는 제1 공통 전압 배선, 제2 방향으로 연장되고 제2 주변 영역에 형성되어 표시 영역에 제1 공통 전압을 제공하는 제2 공통 전압 배선, 표시 영역으로부터 제공된 제2 공통 전압이 인가되는 제3 공통 전압 배선 및 제1 공통 전압 배선으로부터 인가된 제1 공통 전압과 제3 공통 전압 배선으로부터 인가된 제2 공통 전압 간의 차를 보상하는 공통 전압 보상부를 포함한다. 표시 영역 양단에 인가되는 공통 전압의 전위 레벨을 동등하게 형성함으로써 플리커 현상을 방지하며 액정표시장치의 표시 품질을 향상시킬 수 있다.
Abstract:
하드 디스크 드라이브에서 MR헤드(자기기록 헤드)의 스큐 튜닝방법이 개시된다. 본 발명은, CSM 테스트를 이용한 하드디스크 드라이브의 MR 헤드 스큐 튜닝 방법에 있어서, a)소정의 테스트 트랙에 대하여 CSM 테스트를 수행함으로써 오프트랙값마다 에러 회수를 검출하는 단계; b)소정의 임계 오프트랙 범위에 대하여 최소 에러회수와 동일한 에러회수를 가지는 오프트랙값을 나타내는 최소등가 오프트랙값의 개수가 임계 개수보다 큰지 여부를 결정하는 단계; 및 c) 전술한 b)단계에서 임계 개수보다 크다고 판단된 경우에는, 기록 밀도를 감소시킨 후 a)단계를 반복하는 단계를 포함한다. 본 발명에 의하면, 헤드의 독출능력이 비정상인 경우를 검출함으로써 오프트랙현상을 보정하기 위한 헤드 튜닝 방법의 신뢰도를 향상시킨다.
Abstract:
본 발명은 가요성 인쇄회로기판을 개선한 평판표시장치에 관한 것이다. 본 발명에 따른 평판표시장치는, 화상을 표시하는 평판표시패널, 이에 연결되어 평판표시패널을 구동하는 구동 신호를 전송하는 가요성 인쇄회로기판, 및 이 돌출부에 연결되고 구동 신호를 생성하여 가요성 인쇄회로기판을 통해 평판표시패널을 구동하는 컨트롤 보드를 포함한다. 여기서, 컨트롤 보드와 연결되는 가요성 인쇄회로기판의 돌출부의 단부상에 보강판을 부착한다. 보강판, 가요성 인쇄회로기판, 수지, 절곡