-
公开(公告)号:KR101621794B1
公开(公告)日:2016-05-31
申请号:KR1020100001371
申请日:2010-01-07
Applicant: 삼성전자주식회사
CPC classification number: H05K5/0017 , G06F1/1601 , H05K5/0026 , H05K5/02 , H05K5/0247 , H05K5/03 , H05K7/02
Abstract: 컴팩트(compact)한구조를가지는디스플레이장치를개시한다. 디스플레이장치의메인보드와인버터보드는서로직접결합되고, 브라켓이메인보드와인버터보드를지지한다. 브라켓은전자파를차단하며내부에메인보드를수용하는차폐부와, 인버터보드의안착이용이하도록마련되는인버터보드안착부와, 브라켓을고정지지하는지지고정부를포함한다. 또한, 프론트커버와백 커버는스냅핏(snap fit) 방식에의해간편하게결합되고, 바텀샤시는디스플레이장치내부의배선이간결해지도록케이블수용홈부를포함한다. 이러한구조에따르면, 디스플레이장치는조립성이개선되고, 컴팩트한내부구조를가지게된다.
-
公开(公告)号:KR1020110080925A
公开(公告)日:2011-07-13
申请号:KR1020100001371
申请日:2010-01-07
Applicant: 삼성전자주식회사
CPC classification number: H05K5/0017 , G06F1/1601 , H05K5/0026 , H05K5/02 , H05K5/0247 , H05K5/03 , H05K7/02
Abstract: PURPOSE: A display device is provided to directly combine a main board and an inverter board and for a bracket to support the main board and the inverter board. CONSTITUTION: A display module(110) comprises a display panel(210) and a backlight unit(260). A front cover(160) accepts the display module. A main board(120) controls the display panel. An inverter board(130) supplies a power source to the backlight unit. A bracket(140) support the main board and the inverter board. The bracket is prepared in the rear side of the display module. A back cover(180) is combined with the front cover.
Abstract translation: 目的:提供一种显示设备,用于直接组合主板和逆变器板以及用于支撑主板和逆变器板的支架。 构成:显示模块(110)包括显示面板(210)和背光单元(260)。 前盖(160)接受显示模块。 主板(120)控制显示面板。 逆变器板(130)将电源提供给背光单元。 支架(140)支撑主板和逆变器板。 支架准备在显示模块的后侧。 后盖(180)与前盖组合。
-
公开(公告)号:KR100534114B1
公开(公告)日:2005-12-08
申请号:KR1020030044899
申请日:2003-07-03
Applicant: 삼성전자주식회사
Inventor: 박형석
IPC: H04N3/18
CPC classification number: H04N3/20
Abstract: 본 발명은 CRT 디스플레이장치에 관한 것으로서 보다 상세하게는 스텝업(STEP-UP)회로를 갖는 CRT 디스플레이장치에 관한 것이다. 본 발명은 유도코일을 갖는 고압변성기(FBT)와 상기 고압변성기에 소정의 전원을 공급하는 스텝업(STEP-UP)회로를 갖는 CRT 디스플레이장치에 있어서, 상기 스텝업회로에 인가되는 전압을 감지하는 고압감지부와, 상기 고압감지부로부터 출력되는 전압을 입력받고, 상기 고압감지부로부터 입력받은 전압이 소정의 위험전압보다 큰 때에 상기 스텝업회로의 입력전압이 강하되도록 제어하는 제어부를 포함하는 것을 특징으로 하는 CRT 디스플레이장치이다. 이에 의해 시스템 오동작에 의한 스텝업회로의 소자 파괴를 방지할 수 있다.
-
公开(公告)号:KR2019980011154U
公开(公告)日:1998-05-25
申请号:KR2019960024652
申请日:1996-08-17
Applicant: 삼성전자주식회사
Inventor: 박형석
IPC: H04N5/04
Abstract: 본고안은동기신호안정화장치에관한것으로서, 컴퓨터의비디오카드로부터입력된동기신호를수평및 수직동기신호로분리하여마이크로컴퓨터에출력하는동기신호처리부를구비한모니터에있어서, 상기동기신호처리부에연결되어입력된동기신호가불안정할때 이를극성이반대인안정된동기신호로바꾸어주는동기신호안정화수단과; 상기동기신호안정화수단에서출력된수평및 수직동기신호의극성을바꾸어수평편향회로부와수직편향회로부에각각출력하는마이크로컴퓨터로구성되어있다.
Abstract translation: 纸提案涉及一种同步信号稳定装置,它是在从所述计算机的视频卡输入到具有水平和由同步信号处理的垂直同步信号部分,用于输出到微型计算机分离的显示器的同步信号,耦合到所述同步信号处理器 当输入同步信号稳定装置不稳定的同步信号并将其转换为一个极性相反的稳定的同步信号; 从同步信号稳定装置改变输出的水平和垂直同步信号的极性由微型计算机构成,并输出一个水平偏转电路和垂直偏转电路。
-
公开(公告)号:KR1020110018157A
公开(公告)日:2011-02-23
申请号:KR1020090075802
申请日:2009-08-17
Applicant: 삼성전자주식회사
CPC classification number: G06F12/0246 , G06F2212/7201
Abstract: PURPOSE: An access method of a flash memory device for partitioning a memory block into two sub blocks is provided to reduce merge and garbage collection time by partitioning the memory block into two sub blocks. CONSTITUTION: First and second storage regions in one memory block of a flash memory device are set up as free blocks. The first and second storage regions are respectively set as a data block.
Abstract translation: 目的:提供一种用于将存储器块划分成两个子块的闪存设备的访问方法,以通过将存储器块分成两个子块来减少合并和垃圾收集时间。 规定:闪存设备的一个存储块中的第一和第二存储区域被设置为空闲块。 第一和第二存储区域分别设置为数据块。
-
公开(公告)号:KR1020060082461A
公开(公告)日:2006-07-18
申请号:KR1020050002960
申请日:2005-01-12
Applicant: 삼성전자주식회사
Inventor: 박형석
IPC: G11C16/10
CPC classification number: G06F12/0246 , G06F3/0679 , G06F2212/2022 , G11C16/10
Abstract: A nonvolatile memory and a mapping control apparatus and method of the same are disclosed, whereby block state information is changed depending on an operation performed by the nonvolatile memory to efficiently access a flash memory. The mapping control apparatus comprises a nonvolatile memory that has an area divided into blocks and stores block state information representing the state of written data, and a control unit that determines a block for a data operation through the block state information when the data operation is performed in the nonvolatile memory, and that updates the block state information depending on the result of the performed data operation.
-
公开(公告)号:KR1020060020755A
公开(公告)日:2006-03-07
申请号:KR1020040068261
申请日:2004-08-28
Applicant: 삼성전자주식회사
IPC: G06F12/02
Abstract: 오버레이 유닛 간의 통신 방법이 제공된다. 본 발명의 실시예에 따른 오버레이 유닛 간의 통신 방법은 메모리의 오버레이 슬롯 영역에 제 1 오버레이 유닛이 로딩되어 실행되는 단계, 상기 제 1 오버레이 유닛이 실행되는 중 제 2 오버레이 유닛이 호출되는 단계, 상기 제 2 오버레이 유닛이 로딩되어 실행되는 단계 및 상기 오버레이 슬롯 영역에 상기 제 1 오버레이 유닛이 재로딩되어 실행되는 단계를 포함한다.
스캐터 로딩(Scatter Loading), 오버레이(Overlay), 메모리(memory), 임베디드(Embedded) 환경, 펌웨어(Firmware)-
公开(公告)号:KR100703727B1
公开(公告)日:2007-04-05
申请号:KR1020050002960
申请日:2005-01-12
Applicant: 삼성전자주식회사
Inventor: 박형석
IPC: G11C16/10
CPC classification number: G06F12/0246
Abstract: 본 발명은 비휘발성 메모리, 이를 위한 사상 제어 장치 및 방법에 관한 것으로서, 더욱 상세하게는 비휘발성 메모리에서 이루어지는 연산에 따라 블록의 상태 정보를 변경하여 효율적으로 플래시 메모리에 접근할 수 있는 비휘발성 메모리, 이를 위한 사상 제어 장치 및 방법에 관한 것이다.
본 발명의 실시예에 따른 비휘발성 메모리의 사상 제어 장치는, 블록 단위로 영역이 구분되며, 데이터가 기록된 상태 및 기록된 데이터의 유효성 여부를 포함하는 블록 상태를 나타내는 블록 상태 정보를 포함하는 비휘발성 메모리와, 상기 비휘발성 메모리에 소정의 데이터 연산 수행시, 상기 블록 상태 정보를 통해 상기 데이터 연산이 수행될 블록을 결정하고, 상기 데이터 연산 수행 결과에 따라 상기 블록 상태 정보를 갱신하는 제어부를 포함한다.
비휘발성 메모리, 플래시 메모리, 사상-
公开(公告)号:KR100608602B1
公开(公告)日:2006-08-03
申请号:KR1020030089817
申请日:2003-12-10
Applicant: 삼성전자주식회사
IPC: G06F12/02
CPC classification number: G06F12/0246
Abstract: 본 발명은 플래시 메모리, 이를 위한 사상 제어 장치 및 방법에 관한 것으로, 프로세서로부터 요구되는 논리 연산에 의해 변경되는 블록의 상태 정보를 소정의 상태 전이 알고리즘에 따라 플래시 메모리에 기록하고 기록/판독 연산 시 참조하도록 하는 효율적인 플래시 메모리 액세스를 위한 사상 알고리즘을 제공하는 것을 주 목적으로 한다.
이를 위해 본 발명에 따른 플래시 메모리를 위한 사상 제어 장치는 소정의 섹터로 이루어지는 블록을 단위로 영역이 구분되며 상기 블록의 상태를 나타내는 블록 상태 정보를 포함하는 플래시 메모리, 및 플래시 메모리에 대한 소정의 논리 연산이 요구되면 상기 블록 상태 정보를 통해 상기 논리 연산이 수행될 섹터를 결정하고 소정의 상태전이 알고리즘에 따라 상기 블록 상태 정보를 갱신하는 프로세서를 포함하는 것으로서, 플래시 메모리의 특정 논리 블록에 대한 기록 연산 시 요구되는 삭제 연산이 최소화되어 플래시 메모리 시스템의 성능이 최대화될 수 있도록 하는 효과를 제공한다.
플래시 메모리, 사상 제어-
公开(公告)号:KR1020050056761A
公开(公告)日:2005-06-16
申请号:KR1020030089817
申请日:2003-12-10
Applicant: 삼성전자주식회사
IPC: G06F12/02
CPC classification number: G06F12/0246
Abstract: 본 발명은 플래시 메모리, 이를 위한 사상 제어 장치 및 방법에 관한 것으로, 프로세서로부터 요구되는 논리 연산에 의해 변경되는 블록의 상태 정보를 소정의 상태 전이 알고리즘에 따라 플래시 메모리에 기록하고 기록/판독 연산 시 참조하도록 하는 효율적인 플래시 메모리 액세스를 위한 사상 알고리즘을 제공하는 것을 주 목적으로 한다.
이를 위해 본 발명에 따른 플래시 메모리를 위한 사상 제어 장치는 소정의 섹터로 이루어지는 블록을 단위로 영역이 구분되며 상기 블록의 상태를 나타내는 블록 상태 정보를 포함하는 플래시 메모리, 및 플래시 메모리에 대한 소정의 논리 연산이 요구되면 상기 블록 상태 정보를 통해 상기 논리 연산이 수행될 섹터를 결정하고 소정의 상태전이 알고리즘에 따라 상기 블록 상태 정보를 갱신하는 프로세서를 포함하는 것으로서, 플래시 메모리의 특정 논리 블록에 대한 기록 연산 시 요구되는 삭제 연산이 최소화되어 플래시 메모리 시스템의 성능이 최대화될 수 있도록 하는 효과를 제공한다.
-
-
-
-
-
-
-
-
-