-
公开(公告)号:KR101414710B1
公开(公告)日:2014-07-03
申请号:KR1020070099830
申请日:2007-10-04
Applicant: 삼성전자주식회사
Abstract: 본 발명은 무선 통신 시스템의 단말에서 버스트(burst) 메모리 할당 방법 및 장치에 관한 것으로서, 하향링크 맵(DL_MAP)을 복호하여 버스트 크기 정보를 획득하는 과정과, 각 버스트를 연접 블록(concatenation block)별로 복호하는 과정과, 특정 버스트의 시작을 나타내는 연접 블록의 복호가 완료되는지 검사하는 과정과, 상기 복호가 완료된 연접 블록이 속한 버스트의 크기 정보를 이용하여 버스트 메모리의 시작 주소와 종료 주소를 생성하는 과정을 포함하여, 버스트의 연접 카운트(concatenation count)를 이용하여 버스트 메모리 영역을 할당한 후, 자신의 PDU인지 여부를 판단하여 상기 할당된 메모리 영역을 조절함으로써, 자신의 PDU에 대해서만 메모리를 할당할 수 있어 전력 및 메모리 낭비를 감소시킬 수 있다.
버스트 메모리, 메모리 할당, CID, 연접 카운트(concatenation count)-
公开(公告)号:KR101402906B1
公开(公告)日:2014-06-02
申请号:KR1020080058871
申请日:2008-06-23
Applicant: 삼성전자주식회사
CPC classification number: H04W52/16 , H04L5/0007 , H04L5/0048 , H04L25/03343 , H04W52/34
Abstract: 본 발명은 전력 제어에 관한 것으로 이동통신 시스템에서 수신기의 수신 방법은 송신기로부터의 수신 신호를 기반으로 파일럿 채널 전력과 제어 채널의 전력을 측정하는 과정과, 상기 송신기로부터 전력 조절 제어 정보를 수신하는 과정과, 상기 측정된 제어 채널 전력과 파일럿 채널 전력 및 수신된 전력 조절 제어 정보를 기반으로 트래픽 채널과 상기 파일럿 채널의 전력 비를 계산하는 과정을 포함하는 것으로서, 고차 변조 방식 및 공간 다중화 다중 입력 다중 출력 방식을 사용하는 통신 시스템에서 저차 변조 방식을 사용하는 제어 채널과 공간 다이버시티가 이용되는 물리채널에 대해 같이 통합적인 전력 제어를 수행하고, 전력비에 대한 시그널링 오버헤드를 감소시키고, 수신 단에서의 전력비 추정 정확도를 향상시킬 수 있는 이점이 있다.
전력 제어, MCS, 파일롯 신호, 제어 신호, 트래픽.-
3.
公开(公告)号:KR100946894B1
公开(公告)日:2010-03-09
申请号:KR1020060088763
申请日:2006-09-13
Applicant: 삼성전자주식회사
IPC: H04L1/18
CPC classification number: H04L1/1845 , H04L1/1812 , H04L1/1822 , H04L1/1835
Abstract: 본 발명은 무선 통신 시스템에서, 복합 자동 재전송(Hybrid Automatic Repeat request: HARQ)을 지원하는 메모리를 효율적으로 제어하는 방법 및 장치를 제공하는 것이다.
이러한 본 발명은 HARQ를 위한 버퍼의 영역을 채널 식별 정보별로 고정 할당하지 않고, 집합(Aggregation) 지원을 통하여 전체 하나의 메모리 관점으로 메모리를 할당하는 방안을 제안한다. 즉, 본 발명은 동적으로(dynamic) HARQ 버퍼를 제어하는 방안을 제안한다.
따라서, HARQ 버퍼의 전체 칩의 사이즈를 줄이고, 칩 사이즈 감소에 따른 시스템 전체의 전력소모를 감소할 수 있는 효과를 제안한다.
집합(Aggregation), ACID, AI_SN, Alloc_ACID, New_Tx, ACID_Clr, Total_Nblock, Max_Nblock, Abnormal_FlagAbstract translation: 公开了一种用于有效地控制在无线通信系统中支持混合自动重复请求(HARQ)的缓冲器的方法和装置。 用于HARQ方案的缓冲区不是根据信道标识信息固定地分配,而是通过聚合支持从一个总体存储器的角度分配。 也就是说,动态地控制HARQ缓冲器。 因此,存在降低整个芯片的尺寸的效果,以及根据芯片尺寸的减小来降低整个系统的功耗。
-
公开(公告)号:KR1020090131790A
公开(公告)日:2009-12-30
申请号:KR1020080057716
申请日:2008-06-19
Applicant: 삼성전자주식회사
CPC classification number: H04B1/10 , H04B1/0003 , H04B1/16
Abstract: PURPOSE: A receiving device and a receiving method for eliminating interference of the mobile communications systems about signals of band are provided to improve the performance of the receiving device by adaptively dealing with the interference of the received signal according to the error changing according to the surrounding environment of the receiving device. CONSTITUTION: ADCs(Analog to Digital Converters)(106,110) samples and performs the band-pass-process of the received RF signals. A phase shifter(108) varies the phases of the processed signals. An interference cancelling unit(112) adds up signals in which phases are changed with the sampled signals. The interference elimination unit eliminates the identified interference.
Abstract translation: 目的:提供一种用于消除移动通信系统关于频带信号的干扰的接收设备和接收方法,以通过根据周围的误差变化自适应地处理接收信号的干扰来提高接收设备的性能 接收设备的环境。 规定:ADC(模数转换器)(106,110)采样并执行接收到的RF信号的带通处理。 移相器(108)改变处理信号的相位。 干扰消除单元(112)将采样信号中相位发生变化的信号相加。 干扰消除单元消除了所识别的干扰。
-
公开(公告)号:KR1020090115337A
公开(公告)日:2009-11-05
申请号:KR1020080041136
申请日:2008-05-02
Applicant: 삼성전자주식회사
CPC classification number: H04B7/0857 , H04B7/0413 , H04B7/0697 , H04L1/0054
Abstract: PURPOSE: A log likelihood ratio apparatus and a method thereof in a multi antenna communication system for reducing the complexity of realization are provided to generate log likelihood ratio by using Euclidean distance transformed in a receiver. CONSTITUTION: A candidate signal determiner(705) estimates candidate transmission signals about transmission channel by the use of MML(Modified Maximum Likelihood) decoding. A correlation unit performs correlation between a signal and a specific input value of each transmission channel based on the transmission signal. The correlation unit calculates the Euclid distance. An LLR(Log Likelihood Ratio) generating unit(713) calculates LLR by the usage of the transformed enclidean distance [Euclidean distances].
Abstract translation: 目的:提供一种用于降低实现复杂度的多天线通信系统中的对数似然比装置及其方法,以通过使用在接收机中变换的欧氏距离来产生对数似然比。 构成:候选信号确定器(705)通过使用MML(Modified Maximum Likelihood)解码来估计关于传输信道的候选传输信号。 相关单元基于发送信号执行信号与各个发送信道的特定输入值的相关。 相关单元计算欧几里德距离。 LLR(对数似然比)生成单元(713)通过使用变换后的空间距离[欧氏距离]来计算LLR。
-
公开(公告)号:KR1020090016068A
公开(公告)日:2009-02-13
申请号:KR1020070080434
申请日:2007-08-10
Applicant: 삼성전자주식회사
IPC: H04L7/02
CPC classification number: H04B1/0067 , H03J7/04 , H04L2027/0028 , H04L2027/0046 , H04W56/005
Abstract: A method for acquiring synchronization for supporting multi frequency in mobile communications terminal and an apparatus thereof are provided to reduce synchronization acquiring time by sharing a digital phase locked loop and a control signal generating part in two modems. A base band digital phase locked loop(304) receives a reference frequency clock from an oscillator of each modem, and generates a reference frequency clock. A control signal generating part(306) outputs a signal for controlling the oscillator of each modem according to frequency offset value estimated in each modem. Two modems(300, 302) share the base band digital phase locked loop and the control signal generating part, and manage each frequency allocation.
Abstract translation: 提供一种用于在移动通信终端中获取用于支持多频的同步的方法及其装置,以通过在两个调制解调器中共享数字锁相环和控制信号生成部来减少同步获取时间。 基带数字锁相环(304)从每个调制解调器的振荡器接收参考频率时钟,并产生参考频率时钟。 控制信号产生部分(306)根据在每个调制解调器中估计的频率偏移值输出用于控制每个调制解调器的振荡器的信号。 两个调制解调器(300,302)共享基带数字锁相环和控制信号产生部分,并管理每个频率分配。
-
公开(公告)号:KR100880171B1
公开(公告)日:2009-01-23
申请号:KR1020050132861
申请日:2005-12-29
Applicant: 삼성전자주식회사
IPC: H04B7/26
CPC classification number: H04L27/2647 , H04L5/023 , H04W16/14 , H04W24/00 , Y02D70/146
Abstract: 본 발명은 무선 통신 시스템에서 단말의 디코딩 장치 및 방법에 관한 것으로서, 수신 신호의 반송파 대 간섭 및 잡음비(Carrier to Interference and Noise Ratio : CINR) 값을 추정하는 CINR 추정부와, 상기 추정된 CINR 값에 따라, 상기 CINR 값이 낮을수록 변조 및 코딩 조합(Modulation and Coding Scheme : MCS) 레벨 기준값의 크기를 낮게 설정하고, 상기 설정된 기준값 이하의 MCS 레벨 값들을 포함시켜 디코딩 가능한 MCS 레벨의 범위를 결정하는 제어부와, 해당 프레임에 연결 식별자(Connection IDentifier : CID) 정보가 존재하지 않는 버스트가 존재할 시, 상기 버스트의 MCS 레벨이 상기 결정된 디코딩 가능한 MCS 레벨 범위에 포함되는지 여부를 검사하고, 상기 버스트의 MCS 레벨이 상기 디코딩 가능한 MCS 레벨 범위에 포함되어 있을 시, 해당 버스트의 디코딩을 결정하는 디코딩 여부 판단부를 포함하여, 디코딩 시의 전력 낭비를 막을 수 있는 이점이 있다.
OFDMA, MAP, CID, MCS, CINRAbstract translation: 提供了无线通信系统中终端的解码装置和方法。 载波对干扰和噪声比(CINR)估计器估计接收信号的CINR值,并且控制器产生满足估计CINR值和目标分组错误率(PER)的调制和编码方案(MCS)级别候选集合 在查表上。 当没有连接标识符(CID)信息的脉冲串存在于对应的帧中时,解码器切换器确定在MCS级别候选集中是否包括脉冲串的MCS级别,并且如果突发的MCS级别 被包括在MCS级候选集中,并且否则丢弃该突发。
-
公开(公告)号:KR1020080075587A
公开(公告)日:2008-08-19
申请号:KR1020070014655
申请日:2007-02-13
Applicant: 삼성전자주식회사
IPC: H04B7/005
CPC classification number: H04L27/2676 , H04L27/266
Abstract: An apparatus and a method for estimating an initial fractional multiplication frequency offset in a BWA(Broadband Wireless Access) communication system are provided to improve the performance of initial fractional multiplication frequency offset estimation and the accuracy and reliability of the whole synchronization system by performing overall correlation accumulation control after judging the existence of data in a downlink symbol through information about whether beamforming has been applied for symbols after DL-MAP symbols. An apparatus for estimating an initial fractional multiplication frequency offset in a BWA communication system comprises a 1024 sample buffer(210), a sample power calculator(260), a power threshold comparator(270), a 128 correlation result buffer(220), a 1152 sample buffer(280), an accumulator(290), a 1152 accumulation buffer(230), a maximum power searcher(240), and a difference estimator(250). The 1024 sample buffer stores 1024 samples from an input signal. The sample power calculator calculates the power of 1024 input data samples every symbol. Also the sample power calculator calculates the average power of DL-MAP symbols. The power threshold comparator compares the average power of the DL-MAP symbols with the power of symbols after the DL-MAP symbols. The 128 correlation result buffer stores 128 correlation results between the 1024th data of the 1024 sample buffer and the input data sample. The 1152 sample buffer stores all the correlation results but the 128th data of the 128 correlation result buffer for the 1152 samples. The accumulator, if an accumulation on signal is outputted from the power threshold comparator, issues an order to accumulate the sample data of the 1152 sample buffer. The 1152 accumulation buffer accumulates the sample data of the 1152 sample buffer according to the order from the accumulator. The MAX power searcher searches for sample data having the largest power among the sample data accumulated in the 1152 accumulation buffer. The difference estimator obtains a fractional multiplication frequency offset, based on the accumulation correlation value of the searched sample data having the largest power.
Abstract translation: 提供一种用于估计BWA(宽带无线接入)通信系统中的初始分数乘法频率偏移的装置和方法,以通过执行总体相关性来提高初始分数倍频偏移估计的性能和整个同步系统的准确性和可靠性 通过关于在DL-MAP符号之后是否对符号应用波束成形的信息来判断下行链路符号中的数据的存在的累加控制。 用于估计BWA通信系统中的初始分数乘法频率偏移的装置包括1024个采样缓冲器(210),采样功率计算器(260),功率阈值比较器(270),128相关结果缓冲器(220), 1152采样缓冲器(280),累加器(290),1152累积缓冲器(230),最大功率搜索器(240)和差分估计器(250)。 1024个采样缓冲区从输入信号中存储1024个采样。 样品功率计算器每个符号计算1024个输入数据样本的功率。 样本功率计算器也计算DL-MAP符号的平均功率。 功率阈值比较器将DL-MAP符号的平均功率与DL-MAP符号之后的符号的功率进行比较。 128个相关结果缓冲器存储1024个采样缓冲器的第1024个数据与输入数据样本之间的128个相关结果。 1152样本缓冲器存储所有相关结果,而1152个样本的128个相关结果缓冲区的第128个数据。 累加器如果从功率阈值比较器输出积累信号,则发出累积1152采样缓冲器的采样数据的顺序。 1152累加缓冲器根据累加器的顺序累积1152个采样缓冲器的采样数据。 MAX功率搜索器搜索累积在1152累积缓冲器中的采样数据中具有最大功率的采样数据。 差分估计器基于搜索的具有最大功率的样本数据的累加相关值来获得分数乘法频率偏移。
-
公开(公告)号:KR1020080008480A
公开(公告)日:2008-01-24
申请号:KR1020060067788
申请日:2006-07-20
Applicant: 삼성전자주식회사
CPC classification number: H04L1/1614 , H04L1/004 , H04L1/1861 , H04L5/0007 , H04L27/26
Abstract: An apparatus and a method for ACK channel allocation in an OFDMA(Orthogonal Frequency Division Multiple Access) system are provided to reduce the size of a bitmap and the number of logic gates which increase in accordance with the increase of the number of ACK channels/subchannels/symbols. An apparatus for ACK channel allocation in an OFDMA system includes a map decoder(300), an uplink bitmap generation unit(304), a symbol processing unit(302), a parallel conversion unit(306), and a channel allocation unit(308). The map decoder decodes a received data frame, and checks ACK region information with respect to each channel. The uplink bitmap generation unit generates the bitmap information which includes the ACK region information checked in the map decoder. The symbol processing unit obtains ACK/NAK information by the CRC(Cyclic Redundancy Check) of the received data frame, and extracts ACK channel information including the ACK/NAK information. The parallel conversion unit extracts ACK offset, ACK/NACK information, and ACK Enable information from the ACK channel information extracted in the symbol process unit. The channel allocation unit obtains ACK position information by using the ACK region information included in a bitmap and the ACK offset received from the parallel conversion unit, and allocates ACK channels.
Abstract translation: 提供了一种在OFDMA(正交频分多址)系统中进行ACK信道分配的装置和方法,以减小位图的大小和根据ACK信道/子信道数量增加而增加的逻辑门数 /符号。 在OFDMA系统中,用于ACK信道分配的装置包括地图解码器(300),上行位图生成单元(304),符号处理单元(302),并行转换单元(306)和信道分配单元 )。 地图解码器对接收到的数据帧进行解码,并且检查关于每个信道的ACK区域信息。 上行位图生成单元生成包括在地图解码器中检查的ACK区域信息的位图信息。 符号处理单元通过接收的数据帧的CRC(循环冗余校验)获得ACK / NAK信息,并提取包括ACK / NAK信息的ACK信道信息。 并行转换单元从在符号处理单元中提取的ACK信道信息中提取ACK偏移,ACK / NACK信息和ACK使能信息。 信道分配单元通过使用包括在位图中的ACK区域信息和从并行转换单元接收到的ACK偏移获得ACK位置信息,并且分配ACK信道。
-
10.
公开(公告)号:KR1020080004836A
公开(公告)日:2008-01-10
申请号:KR1020060063650
申请日:2006-07-06
Applicant: 삼성전자주식회사
IPC: H04L7/00
CPC classification number: H04L7/0016 , H04L27/2655 , H04W56/00
Abstract: A method and an apparatus of a global frame counting for synchronization in the sleep mode of a broadband wireless access system is provided to reduce a time taken to get into the sleep mode in OFDMA(Orthogonal Frequency Division Multiple Access) based system. An apparatus of a global frame counting for synchronization in the sleep mode of a broadband wireless access system includes a sleep controller(315), a VIC(Vectored Interrupt Controller)(305), a synchronization controller(325), and a clock generator(320). The sleep controller counts with low frequency clock. If the counting result is same with a sleep cycle from a CPU(330), the sleep controller transmits interrupt to the VIC to wake the CPU from sleep mode and transmits frame count result in Modulo 5ms with low frequency clock until a terminal wakes up. The synchronization controller controls each module and maintains synchronous through Modulo 5ms frame counting. The clock generator provides each module with a frequency clock required for each module.
Abstract translation: 提供了一种用于在宽带无线接入系统的睡眠模式下同步的全局帧计数的方法和装置,以减少在基于OFDMA(正交频分多址)的系统中进入睡眠模式所需的时间。 一种用于在宽带无线接入系统的睡眠模式下同步的全局帧计数装置包括睡眠控制器(315),VIC(向量中断控制器)(305),同步控制器(325)和时钟发生器 320)。 睡眠控制器以低频时钟计数。 如果计数结果与来自CPU(330)的休眠周期相同,则休眠控制器向VIC发送中断,以将CPU从睡眠模式唤醒,并以低频时钟发送帧计数,结果为5ms,直到终端唤醒。 同步控制器控制每个模块,并通过模数5ms帧计数保持同步。 时钟发生器为每个模块提供每个模块所需的频率时钟。
-
-
-
-
-
-
-
-
-