하이브리드 클럭 데이터 복구 회로, 및 이를 포함하는 시스템
    2.
    发明公开
    하이브리드 클럭 데이터 복구 회로, 및 이를 포함하는 시스템 审中-实审
    混合时钟和数据恢复电路及其系统

    公开(公告)号:KR1020160008698A

    公开(公告)日:2016-01-25

    申请号:KR1020140088462

    申请日:2014-07-14

    Abstract: 본발명의실시예에따른클럭데이터복원회로는복수위상클럭신호에따라제 1 비트레이트및 제 2 비트레이트로입력데이터비트들을샘플링하는샘플러, 상기제 1 비트레이트혹은상기제 2 비트레이트로샘플링된입력데이터비트들에기초하여제 1 엣지위치신호를생성하는제 1 위상검출기, 상기제 1 비트레이트로샘플링된입력데이터비트들에기초하여제 2 엣지위치신호를생성하는제 2 위상검출기및 상기제 1 엣지위치신호및 제 2 엣지위치신호에기초하여상기입력데이터비트들을복원하는비트선택기를포함한다. 상기클럭데이터복원회로는제 1 동작모드에서제 1 레이턴시를가지고제 2 동작모드에서제 2 레이턴시를가진다. 상기클럭데이터복원회로에포함된위상검출기는상기클럭데이터복원회로의낮은레이턴시및 낮은락타임위해서로상호보완적으로결합된제 1 위상검출기및 제 2 위상검출기를포함한다.

    Abstract translation: 本发明提供了一种时钟和数据恢复(CDR)电路,其包括低等待时间和短的锁定时间特性,并且扩展CDR电路的应用部分,其中CDR结构具有跟踪带宽属性,并且复合采样方法根据 操作模式和包括其的系统。 根据本发明的实施例,CDR电路包括:采样器,根据多相位时钟信号以第一比特率和第二比特率采样输入数据比特; 第一相位检测器,基于以第一比特率或第二比特率采样的输入数据比特生成第一边缘位置信号; 第二相位检测器,基于以第一位速率采样的输入数据位产生第二边沿位置信号; 以及基于所述第一边缘位置信号和所述第二边缘位置信号来恢复所述输入数据位的位选择器。 CDR电路在第一操作模式中具有第一延迟,在第二操作模式中具有第二等待时间。 包括在CDR电路中的相位检测器包括第一相位检测器和第二相位检测器,其连接成互相互补,用于CDR电路中的低延迟和低锁定时间。

    종단 회로, 종단 회로를 포함하는 송신 장치 및 송신 장치를 포함하는 멀티미디어 소스 장치
    3.
    发明公开
    종단 회로, 종단 회로를 포함하는 송신 장치 및 송신 장치를 포함하는 멀티미디어 소스 장치 有权
    终端电路,包括终端电路的发射机和包含发射机的多媒体源设备

    公开(公告)号:KR1020120116130A

    公开(公告)日:2012-10-22

    申请号:KR1020110033694

    申请日:2011-04-12

    Inventor: 신종신 김치원

    CPC classification number: H03K19/017545 H03K19/00315

    Abstract: PURPOSE: A termination circuit, a transmission apparatus including the same, and a multimedia source apparatus including the same are provided to form a first voltage supplied through a positive transmission pin and a second voltage supplied through a negative transmission pin. CONSTITUTION: A bias unit(110) is connected between a positive transmission pin and a negative transmission pin. The bias unit generates a bias voltage by selection of a voltage of high electric potential supplied through a first voltage supplied through the positive transmission pin and a second voltage supplied through the negative transmission pin. A termination resistor unit(120) includes a biased well region. The termination resistor unit supplies the termination resistance between the transmission pins in response to a termination resistor controls signal.

    Abstract translation: 目的:提供终端电路,包括该终端电路的发送装置和包括该终端电路的多媒体源装置,以形成通过正传输引脚提供的第一电压和通过负传输引脚提供的第二电压。 构成:偏置单元(110)连接在正传输引脚和负传输引脚之间。 偏置单元通过选择通过正极发射引脚提供的第一电压提供的高电位的电压和通过负极传输引脚提供的第二电压来产生偏置电压。 终端电阻器单元(120)包括偏置阱区域。 终端电阻单元响应终端电阻控制信号提供传输引脚之间的终端电阻。

    클럭 임베디드 인터페이스 방법, 그 방법을 이용하는 송수신기 및 디스플레이 장치
    4.
    发明公开
    클럭 임베디드 인터페이스 방법, 그 방법을 이용하는 송수신기 및 디스플레이 장치 有权
    时钟嵌入式接口方法,收发器和使用该方法的显示装置

    公开(公告)号:KR1020110091383A

    公开(公告)日:2011-08-11

    申请号:KR1020100011194

    申请日:2010-02-05

    Abstract: PURPOSE: A clock embedded interface method and a transceiver and a display device using the method are provided to stably transceive data without an alternation of a transceiver structure. CONSTITUTION: A plurality of data is changed into a serial data in response to a first clock signal(S710). The serial data is transmitted and received(S720,S730). A second clock signal is created using the received serial data(S740). The serial data is changed into a plurality of data in response to the second clock signal(S750). One or more dummy bit includes information about the sorts of plurality data to a predetermined interval.

    Abstract translation: 目的:提供时钟嵌入式接口方法和收发器以及使用该方法的显示装置,以稳定收发数据而不需要收发器结构的交替。 构成:响应于第一时钟信号将多个数据改变为串行数据(S710)。 发送和接收串行数据(S720,S730)。 使用所接收的串行数据创建第二时钟信号(S740)。 响应于第二时钟信号将串行数据改变为多个数据(S750)。 一个或多个虚拟位包括关于多个数据的类型到预定间隔的信息。

    카운팅 값을 유지한 후 출력하는 카운터 및 상기 카운터를 구비하는 위상 고정 루프
    5.
    发明授权
    카운팅 값을 유지한 후 출력하는 카운터 및 상기 카운터를 구비하는 위상 고정 루프 有权
    保持和输出计数值的计数器,以及锁相环

    公开(公告)号:KR100723517B1

    公开(公告)日:2007-05-30

    申请号:KR1020050123176

    申请日:2005-12-14

    Inventor: 신종신 김지영

    Abstract: 카운팅 값을 유지한 후 출력하는 카운터 및 상기 카운터를 구비하는 위상 고정 루프가 개시된다. 본 발명에 따른 카운터는 선택부 및 카운팅부를 구비한다. 상기 선택부는 소정의 선택 신호에 응답하여, 클럭 신호 또는 홀드 신호를 선택하여 출력한다. 상기 카운팅부는 상기 클럭 신호를 카운팅하고, 상기 홀드 신호에 응답하여 상기 클럭 신호를 카운팅한 클럭 수를 유지한 후에, 상기 유지한 클럭 수를 출력한다. 본 발명에 따른 카운팅 값을 유지한 후 출력하는 카운터는 전파 지연 시간에 관계없이 안정적으로 카운팅 값을 출력할 수 있는 장점이 있다.

    Abstract translation: 公开了一种锁相环,其包括计数器并计数并保持一个值并输出该计数器。 根据本发明的计数器包括选择单元和计数单元。 选择器响应于预定的选择信号选择并输出时钟信号或保持信号。 计数单元对时钟信号进行计数,根据保持信号维持由时钟信号计数的时钟数,然后输出保持的时钟数。 根据本发明的用于在保持计数值之后输出计数值的计数器的优点在于其可以稳定地输出计数值而不管传播延迟时间如何。

    송신기 회로 및 이를 포함하는 송수신 시스템
    7.
    发明公开
    송신기 회로 및 이를 포함하는 송수신 시스템 审中-实审
    发送电路和收发器,包括它们

    公开(公告)号:KR1020150093262A

    公开(公告)日:2015-08-18

    申请号:KR1020140013425

    申请日:2014-02-06

    Abstract: 송신기 회로는 양성 차동 노드 및 음성 차동 노드, 전압 모드 드라이버 및 전류 모드 드라이버를 포함한다. 전압 모드 드라이버는 구동 전압 전원을 사용하여 입력 신호에 상응하는 제1 양성 차동 신호 및 제1 음성 차동 신호를 생성하고, 제1 양성 차동 신호를 양성 차동 노드에 인가하고, 제1 음성 차동 신호를 음성 차동 노드에 인가한다. 전류 모드 드라이버는 제1 전류 전원 및 제2 전류 전원을 사용하여 입력 신호에 상응하는 제2 양성 차동 신호 및 제2 음성 차동 신호를 생성하고, 제2 양성 차동 신호를 양성 차동 노드에 인가하고, 제2 음성 차동 신호를 음성 차동 노드에 인가한다. 양성 차동 노드와 음성 차동 노드 간의 전압 차는 구동 전압 전원의 전압과 접지 노드의 전압 간의 차보다 크다.

    Abstract translation: 本发明涉及包括正差分节点,负差分节点,电压模式驱动器和电流模式驱动器的发射机电路。 电压模式驱动器通过使用驱动电压电力产生对应于输入信号的第一正差分信号和第一负差分信号,将第一正差分信号施加到正差分节点,并将第一负差分信号施加到负差分 节点。 电流模式驱动器通过使用第一电流和第二电流产生对应于输入信号的第二正差分信号和第二负差分信号,将第二正差分信号施加到正差分节点,并施加第二负差分信号 到负差分节点。 正差分节点的电压与负差分节点的电压之差大于驱动功率的电压与接地节点的电压之差。

    수신기 및 이를 포함하는 통신 시스템
    8.
    发明授权
    수신기 및 이를 포함하는 통신 시스템 有权
    接收机和通信系统

    公开(公告)号:KR101419892B1

    公开(公告)日:2014-07-16

    申请号:KR1020070126789

    申请日:2007-12-07

    Inventor: 신종신

    CPC classification number: H04L7/02 H03L7/00 H04L7/0012 H04L7/005

    Abstract: 송신기의 클럭신호의 주파수와 동일한 주파수를 갖는 수신기의 클럭신호를 발생시키는 수신기 및 이를 포함하는 통신 시스템이 개시된다. 수신기는 클럭/데이터 복원 회로, 오실레이터, 검출회로 및 샘플링 클럭 발생기를 포함한다. 클럭/데이터 복원 회로는 데이터를 수신하고, 수신 샘플링 클럭신호에 응답하여 데이터를 샘플링하여 복원 데이터를 발생시킨다. 오실레이터는 기준 클럭신호를 발생시킨다. 검출회로는 데이터와 수신 샘플링 클럭신호를 비교하여 송신 샘플링 클럭신호와 수신 샘플링 클럭신호의 주파수 차이를 검출하여 주파수 차이 검출신호를 발생시킨다. 샘플링 클럭 발생기는 주파수 차이 검출신호와 기준 클럭신호에 기초하여 수신 샘플링 클럭신호를 발생시킨다. 따라서, 통신 시스템은 지터 노이즈를 효과적으로 줄일 수 있다.

    전송 라인 드라이버 및 이를 포함하는 직렬 인터페이스데이터 전송 장치
    9.
    发明公开
    전송 라인 드라이버 및 이를 포함하는 직렬 인터페이스데이터 전송 장치 有权
    发送线路驱动器和串行接口数据传输设备

    公开(公告)号:KR1020080009808A

    公开(公告)日:2008-01-30

    申请号:KR1020060069467

    申请日:2006-07-25

    CPC classification number: H03K19/0016 H03K19/018528 H04L25/0276 H04L25/028

    Abstract: A transmit line driver and a serial interface data transmission device including the same are provided to keep a common mode voltage level of an idle and normal mode constant by including an idle mode controller turned on/off based on an idle mode signal, and reduce power consumption by installing a resistor between a transfer line and a differential output terminal connected to the transfer line. A pre-operator(510) generates and outputs a differential input data signal based on a serial transmission data signal. A differential amplifier(520) outputs a differential output data signal by receiving the differential input data signal. A common mode controller(530) enables the differential output data signal to have a predetermined common mode voltage level in the idle mode. A bias part(540) controls a level of the differential output data signal. The differential amplifier includes a first switch pair respectively connecting to the bias part and a first/second output terminal for outputting the different output data signal, a second switch pair respectively connecting to a first power terminal and the first/second output terminal, and a first resistor connected between the first and second output terminals.

    Abstract translation: 提供一种发送线路驱动器和包括该发送线路驱动器的串行接口数据发送装置,以通过基于空闲模式信号包括空载模式控制器接通/断开来保持空闲模式和正常模式的共模电压电平恒定,并且降低功率 通过在传输线和连接到传输线的差分输出端子之间安装电阻来消耗。 预操作器(510)基于串行传输数据信号产生并输出差分输入数据信号。 差分放大器(520)通过接收差分输入数据信号来输出差分输出数据信号。 共模控制器(530)使得差分输出数据信号在空闲模式下具有预定的共模电压电平。 偏置部分(540)控制差分输出数据信号的电平。 差分放大器包括分别连接到偏置部分的第一开关对和用于输出不同输出数据信号的第一/第二输出端子,分别连接到第一电源端子和第一/第二输出端子的第二开关对,以及 第一电阻器连接在第一和第二输出端子之间。

    위상점프없는 소프트 스위칭을 위한 멀티플렉서 및멀티플렉싱 방법
    10.
    发明授权
    위상점프없는 소프트 스위칭을 위한 멀티플렉서 및멀티플렉싱 방법 失效
    无跳相软开关的复用器和复用方法

    公开(公告)号:KR100594318B1

    公开(公告)日:2006-06-30

    申请号:KR1020050008750

    申请日:2005-01-31

    Abstract: 입력 클럭신호가 변하는 동안에 제어신호의 레벨이 변하더라도 출력 클럭신호에서 원하지 않는 위상점프(phase jump)를 발생시키지 않는 멀티플렉서 및 멀티플렉싱 방법이 개시된다. 상기 멀티플렉서는, 제1입력신호를 반전시켜 출력하는 제1인버터, 제2입력신호를 반전시켜 출력하는 제2인버터, 제1제어신호에 응답하여 상기 제1인버터의 출력신호를 공통 출력단으로 전송하는 제1전송게이트, 제2제어신호에 응답하여 상기 제2인버터의 출력신호를 상기 공통 출력단으로 전송하는 제2전송게이트, 및 상기 공통 출력단의 신호를 반전시켜 출력하는 제3인버터를 구비하고, 상기 제1제어신호와 상기 제2제어신호는 서로 오버랩(overlap)하지 않는 넌 오버래핑(non-overlapping) 신호들인 것을 특징으로 한다. 상기 제1 및 제2제어신호들은 상기 제1 및 제2전송게이트들중 현재 턴오프되어 있는 어느 하나를 먼저 턴온시키고 현재 턴온되어 있는 다른 하나를 소정의 시간 후에 턴오프시키며, 상기 소정의 시간구간 동안 상기 제1 및 제2전송게이트들이 모두 턴온된다.

    Abstract translation: 公开了一种多路复用器和多路复用方法,即使在输入时钟信号变化时控制信号的电平改变,也不会在输出时钟信号中引起不期望的相位跳变。 该多路复用器具有通过反转反相第一反相器,由第二逆变器输出的第二输入信号,控制信号的第一响应,用于输出所述第一反相器的输出信号传送到公共输出的第一输入信号 第一传输栅极,第二和第三逆变器2通过响应于控制信号,反相第二传输门,和公共输出端子的所述第二反相器的输出信号传送到公共输出端子out的信号,所述 第一控制信号和第二控制信号是彼此不重叠的非重叠信号。 所述第一和第二控制信号是当前圈的第一和第二传输门导通,其首先关闭所述一个和sikimyeo关闭另一个,这是目前在预定时间之后导通,则预定的时间间隔 第一和第二传输门都打开。

Patent Agency Ranking