Abstract:
PURPOSE: A termination circuit, a transmission apparatus including the same, and a multimedia source apparatus including the same are provided to form a first voltage supplied through a positive transmission pin and a second voltage supplied through a negative transmission pin. CONSTITUTION: A bias unit(110) is connected between a positive transmission pin and a negative transmission pin. The bias unit generates a bias voltage by selection of a voltage of high electric potential supplied through a first voltage supplied through the positive transmission pin and a second voltage supplied through the negative transmission pin. A termination resistor unit(120) includes a biased well region. The termination resistor unit supplies the termination resistance between the transmission pins in response to a termination resistor controls signal.
Abstract:
PURPOSE: A clock embedded interface method and a transceiver and a display device using the method are provided to stably transceive data without an alternation of a transceiver structure. CONSTITUTION: A plurality of data is changed into a serial data in response to a first clock signal(S710). The serial data is transmitted and received(S720,S730). A second clock signal is created using the received serial data(S740). The serial data is changed into a plurality of data in response to the second clock signal(S750). One or more dummy bit includes information about the sorts of plurality data to a predetermined interval.
Abstract:
카운팅 값을 유지한 후 출력하는 카운터 및 상기 카운터를 구비하는 위상 고정 루프가 개시된다. 본 발명에 따른 카운터는 선택부 및 카운팅부를 구비한다. 상기 선택부는 소정의 선택 신호에 응답하여, 클럭 신호 또는 홀드 신호를 선택하여 출력한다. 상기 카운팅부는 상기 클럭 신호를 카운팅하고, 상기 홀드 신호에 응답하여 상기 클럭 신호를 카운팅한 클럭 수를 유지한 후에, 상기 유지한 클럭 수를 출력한다. 본 발명에 따른 카운팅 값을 유지한 후 출력하는 카운터는 전파 지연 시간에 관계없이 안정적으로 카운팅 값을 출력할 수 있는 장점이 있다.
Abstract:
송신기 회로는 양성 차동 노드 및 음성 차동 노드, 전압 모드 드라이버 및 전류 모드 드라이버를 포함한다. 전압 모드 드라이버는 구동 전압 전원을 사용하여 입력 신호에 상응하는 제1 양성 차동 신호 및 제1 음성 차동 신호를 생성하고, 제1 양성 차동 신호를 양성 차동 노드에 인가하고, 제1 음성 차동 신호를 음성 차동 노드에 인가한다. 전류 모드 드라이버는 제1 전류 전원 및 제2 전류 전원을 사용하여 입력 신호에 상응하는 제2 양성 차동 신호 및 제2 음성 차동 신호를 생성하고, 제2 양성 차동 신호를 양성 차동 노드에 인가하고, 제2 음성 차동 신호를 음성 차동 노드에 인가한다. 양성 차동 노드와 음성 차동 노드 간의 전압 차는 구동 전압 전원의 전압과 접지 노드의 전압 간의 차보다 크다.
Abstract:
송신기의 클럭신호의 주파수와 동일한 주파수를 갖는 수신기의 클럭신호를 발생시키는 수신기 및 이를 포함하는 통신 시스템이 개시된다. 수신기는 클럭/데이터 복원 회로, 오실레이터, 검출회로 및 샘플링 클럭 발생기를 포함한다. 클럭/데이터 복원 회로는 데이터를 수신하고, 수신 샘플링 클럭신호에 응답하여 데이터를 샘플링하여 복원 데이터를 발생시킨다. 오실레이터는 기준 클럭신호를 발생시킨다. 검출회로는 데이터와 수신 샘플링 클럭신호를 비교하여 송신 샘플링 클럭신호와 수신 샘플링 클럭신호의 주파수 차이를 검출하여 주파수 차이 검출신호를 발생시킨다. 샘플링 클럭 발생기는 주파수 차이 검출신호와 기준 클럭신호에 기초하여 수신 샘플링 클럭신호를 발생시킨다. 따라서, 통신 시스템은 지터 노이즈를 효과적으로 줄일 수 있다.
Abstract:
A transmit line driver and a serial interface data transmission device including the same are provided to keep a common mode voltage level of an idle and normal mode constant by including an idle mode controller turned on/off based on an idle mode signal, and reduce power consumption by installing a resistor between a transfer line and a differential output terminal connected to the transfer line. A pre-operator(510) generates and outputs a differential input data signal based on a serial transmission data signal. A differential amplifier(520) outputs a differential output data signal by receiving the differential input data signal. A common mode controller(530) enables the differential output data signal to have a predetermined common mode voltage level in the idle mode. A bias part(540) controls a level of the differential output data signal. The differential amplifier includes a first switch pair respectively connecting to the bias part and a first/second output terminal for outputting the different output data signal, a second switch pair respectively connecting to a first power terminal and the first/second output terminal, and a first resistor connected between the first and second output terminals.
Abstract:
입력 클럭신호가 변하는 동안에 제어신호의 레벨이 변하더라도 출력 클럭신호에서 원하지 않는 위상점프(phase jump)를 발생시키지 않는 멀티플렉서 및 멀티플렉싱 방법이 개시된다. 상기 멀티플렉서는, 제1입력신호를 반전시켜 출력하는 제1인버터, 제2입력신호를 반전시켜 출력하는 제2인버터, 제1제어신호에 응답하여 상기 제1인버터의 출력신호를 공통 출력단으로 전송하는 제1전송게이트, 제2제어신호에 응답하여 상기 제2인버터의 출력신호를 상기 공통 출력단으로 전송하는 제2전송게이트, 및 상기 공통 출력단의 신호를 반전시켜 출력하는 제3인버터를 구비하고, 상기 제1제어신호와 상기 제2제어신호는 서로 오버랩(overlap)하지 않는 넌 오버래핑(non-overlapping) 신호들인 것을 특징으로 한다. 상기 제1 및 제2제어신호들은 상기 제1 및 제2전송게이트들중 현재 턴오프되어 있는 어느 하나를 먼저 턴온시키고 현재 턴온되어 있는 다른 하나를 소정의 시간 후에 턴오프시키며, 상기 소정의 시간구간 동안 상기 제1 및 제2전송게이트들이 모두 턴온된다.