Abstract:
디스플레이 패널로의 데이터 출력을 위한 소스 구동 회로에 있어서, 수평라인의 데이터를 수평라인에 대해 파이프 라인 방식으로 처리하는 소스 구동 회로 및 방법이 개시된다. 홀수번째 수평 라인의 영상 데이터(RGB데이터)를 저장하기 위한 래치 및 짝수번째 수평 라인의 영상 데이터를 처리하기 위한 래치를 각각 구비하여, 각 수평라인의 영상 데이터에 대해 두개의 수평 동기 사이클만큼의 레이턴시를 갖는 파이프 라인 방식으로 데이터를 처리한다. 따라서, 데이터 처리를 위한 타이밍적인 제한 극복 및 디스플레이 패널로의 충분한 데이터 출력 시간 확보등 고계조 영상데이터의 보다 효율적인 데이터 처리가 가능하다.
Abstract:
PURPOSE: An apparatus for receiving a current mode for use in a display system is provided, which is applied to the large scale screen with high quality image since a high frequency signal is sufficiently received at the output circuit of the data transmitter. CONSTITUTION: An apparatus for receiving a current mode for use in a display system includes a current mirror(311) and a pair of feedback units(321,331). The current mirror(311) which is provided with a first terminal(T1) and a second terminal(T2) outputs the current having the same current flowing into the first terminal(T1) through the second terminal(T2) as an output signal of the current mode receiving device when the input signal is inputted to the first terminal(T1). And, the pair of feedback units(321,331) feed the output signals of the current mode receiving device into the first terminal(T1), reduce the current of the first terminal(T1) with a predetermined level when the output signal is a high level, and increase the current of the first terminal(T1) with a predetermined level when the output signal is a low level.
Abstract:
의사 차동 전류 모드 수신방법 및 전류 모드 수신기는 데이터전류 및 기준전류를 실질적으로 동일한 방법으로 버퍼링하여 버퍼링된 데이터전류 및 버퍼링된 기준전류를 생성한다. 버퍼링된 기준전류는 복제되어 복제된 기준전류가 생성된다. 버퍼링된 데이터전류와 복제된 기준전류의 차가 전류/전압 변환되어 전압 신호로 변환된다. 따라서, 데이터전류 및 기준전류 사이의 미스매치를 줄이고, 입력저항을 작게 하여 효과적으로 전류 모드 수신을 할 수 있다.
Abstract:
A method for receiving a pseudo-differential current mode and a current mode receiver for the same are provided to reduce mismatch case between reference current and data current, and effectively receive a current mode signal with low input resistance. The first buffer(210) generates the buffered data current by buffering the received data current. The second buffer(220) has the realistically same structure as the first buffer and generates the buffered reference current by buffering the received reference current. A current copier(230) generates the replicated reference current by copying the buffered reference current. A current/voltage converter(240) performs current/voltage conversion for a difference between the copied reference current and the buffered data current. The first and second buffer respectively includes a gain-enhanced regulated cascode buffer.
Abstract:
디스플레이 패널로의 데이터 출력을 위한 소스 구동 회로에 있어서, 수평라인의 데이터를 수평라인에 대해 파이프 라인 방식으로 처리하는 소스 구동 회로 및 방법이 개시된다. 홀수번째 수평 라인의 영상 데이터(RGB데이터)를 저장하기 위한 래치 및 짝수번째 수평 라인의 영상 데이터를 처리하기 위한 래치를 각각 구비하여, 각 수평라인의 영상 데이터에 대해 두개의 수평 동기 사이클만큼의 레이턴시를 갖는 파이프 라인 방식으로 데이터를 처리한다. 따라서, 데이터 처리를 위한 타이밍적인 제한 극복 및 디스플레이 패널로의 충분한 데이터 출력 시간 확보등 고계조 영상데이터의 보다 효율적인 데이터 처리가 가능하다.
Abstract:
버스 라인 수를 줄일 수 있고, 또한 데이터 대역폭(Bandwidth)을 증가 시킬 수 있는 멀티 레벨 전류 모드 신호 전송을 위한 수신 장치 및 송수신 장치가 개시된다. 송신장치에서는 하나의 기준 전류와 멀티 레벨의 전류 데이터를 송신하고, 수신장치는 수신된 기준 전류에 근거하여, 수신된 전류 데이터 판단을 위한 복수개의 내부 기준 전류들을 생성하여, 전송된 전류 데이터를 원하는 전압 형태의 전압 데이터로 변환한다.
Abstract:
향상된 이득을 가지는 조절된 캐스코드 증폭 회로가 제공된다. 조절된 캐스코드 증폭 회로는 증폭부 및 피드백(feedback) 증폭부를 구비한다. 증폭부는 입력 전압을 증폭하여 출력 전압을 발생한다. 피드백 증폭부는 증폭부로부터 공급되는 제1 제어 신호에 응답하여, 증폭부의 전압 이득 향상 및 증폭부의 안정한 동작 수행을 제어하는 제2 제어 신호를 공급한다. 피드백 증폭부는 제1 트랜지스터 및 제2 트랜지스터를 구비한다. 제1 트랜지스터는 제1 제어 신호가 입력되는 게이트를 포함하고, 제2 트랜지스터는 제1 제어 신호가 입력되는 게이트를 포함한다. 제1 트랜지스터 및 제2 트랜지스터 사이에 연결된 노드(node)로부터 제2 제어 신호가 발생된다. 조절된 캐스코드 증폭 회로는 향상된 전압 이득을 가지며, 바이어스 전압을 생성하기 위한 바이어스 회로를 포함하지 않으므로 회로 구조가 간단하여 칩 면적( chip area)을 감소시킬 수 있다.
Abstract:
전류 신호를 이용한 통신에 사용되는 전류 모드 트랜스미터(current mode transmitter)를 개시한다. 상기 전류 모드 트랜스미터는, 출력단자로부터 전류를 싱크(sink)하는 트랜지스터에 존재하는 기생 커패시터(parasitic capacitor)의 한 쪽 단자에서의 전하변동에 의한 출력전류의 변동 및 상기 트랜지스터의 하나의 노드 전압의 응답속도의 감소를 상쇄시키기 위하여 상기 노드에 전하를 공급하는 전하에러 제거회로를 구비한다. 상기 전하에러 제거회로에는 트랜스미터의 입력신호 및 상기 입력신호의 위상을 반전시킨 반전입력신호를 사용하는데, 상기 두 신호는 동작되는 트랜지스터의 타입(type)에 따라, 논리하이 또는 논리로우 상태가 겹쳐지지 않는 2 상(two phase) 신호이다.
Abstract:
본 발명은 디스플레이 시스템용 전류 모드 수신 회로에 관한 것으로서, 제1 단자 및 제2 단자를 구비하며, 상기 입력 신호가 상기 제1 단자로 입력될 때, 상기 제1 단자에 흐르는 전류와 동일한 크기의 전류를 상기 제2 단자를 통하여 상기 전류 모드 수신 회로의 출력 신호로써 출력하는 전류 미러; 상기 입력 신호가 규정된 전류보다 많아지면 상기 입력 신호를 감소시키고, 상기 입력 신호가 상기 규정된 전류보다 적어지면 상기 입력 신호를 증가시켜서 상기 제1 단자로부터 출력되는 전류의 크기를 일정하게 유지시키는 제1 궤환부; 및 상기 전류 모드 수신 회로의 출력 신호를 상기 제1 단자로 궤환시키며, 이 때 상기 전류 모드 수신 회로의 출력 신호가 하이 레벨이면 상기 제1 단자의 전류를 소정 레벨 감소시키고, 상기 전류 모드 수신 회로의 출력 신호가 로우 레벨이면 상기 제1 단자의 전류를 상기 소정 레벨 증가시키는 제2 궤환부를 구비함으로써 높은 주파수의 전송 신호와 불규칙하게 전송되는 신호를 수신할 수 있다.
Abstract:
의사 차동 전류 모드 수신방법 및 전류 모드 수신기는 데이터전류 및 기준전류를 실질적으로 동일한 방법으로 버퍼링하여 버퍼링된 데이터전류 및 버퍼링된 기준전류를 생성한다. 버퍼링된 기준전류는 복제되어 복제된 기준전류가 생성된다. 버퍼링된 데이터전류와 복제된 기준전류의 차가 전류/전압 변환되어 전압 신호로 변환된다. 따라서, 데이터전류 및 기준전류 사이의 미스매치를 줄이고, 입력저항을 작게 하여 효과적으로 전류 모드 수신을 할 수 있다.