-
公开(公告)号:KR1020150051723A
公开(公告)日:2015-05-13
申请号:KR1020130133579
申请日:2013-11-05
Applicant: 삼성전자주식회사
CPC classification number: G11C13/0002 , G11C7/14 , G11C13/004 , G11C29/021 , G11C29/026 , G11C29/028 , G11C29/50008 , G11C2013/0054 , G11C2213/71 , G11C2213/72
Abstract: 저항체를이용한비휘발성메모리장치의테스트방법이제공된다. 상기비휘발성메모리장치의테스트방법은비휘발성메모리장치의제1 저항산포와제2 저항산포를모니터링하고, 기준바이어스를중심으로양측에위치하는제1 테스트바이어스와제2 테스트바이어스를결정하고, 상기제1 테스트바이어스를기준으로상기제1 저항산포에서발생되는제1 페일비트의개수와, 상기제2 테스트바이어스를기준으로상기제2 저항산포에서발생되는제2 페일비트의개수를산출하고, 상기제1 페일비트의개수와상기제2 페일비트의개수를이용하여, 상기기준바이어스의크기를트리밍하는것을포함할수 있다.
Abstract translation: 提供了使用电阻元件的非易失性存储器件的测试方法。 非易失性存储器件的测试方法监测非易失性存储器件的第一电阻分布和第二电阻分布,基于参考偏置确定第一测试偏压和第二测试偏压,计算在第 基于第一测试偏置的第一电阻分布和基于第二测试偏置在第二电阻分布上产生的第二故障位的数量,以及使用第一故障位的数量和参考偏置的数量来修整参考偏置的大小 第二个失败位
-
公开(公告)号:KR1020040066311A
公开(公告)日:2004-07-27
申请号:KR1020030003335
申请日:2003-01-17
Applicant: 삼성전자주식회사
IPC: G06F11/10
CPC classification number: G06F13/28
Abstract: PURPOSE: A device and a method for transmitting data of the DMA(Direct Memory Access) are provided to prevent a process delay by transmitting the data shifted as much as a predetermined bit number without the participation of a CPU when the data is transmitted from the first memory to the second memory. CONSTITUTION: The first memory(102) stores the ordered read data to a source address. The DMA(104) previously decides a shift direction and the shift bit number when the process of the read data is requested, sequentially stores a string of the bits forming the read data, shifts the string of the stored bits to the decided shift direction as much as the shift bit number, and transfers the shifted string. The second memory(110) stores the data transferred from the DMA.
Abstract translation: 目的:提供一种用于发送DMA(直接存储器访问)的数据的装置和方法,用于通过在不从CPU的参与的情况下发送移动多达预定位数的数据来防止处理延迟,当数据从 第一个内存到第二个内存。 构成:第一存储器(102)将有序的读取数据存储到源地址。 DMA(104)先前在请求了读取数据的处理时决定了移位方向和移位位数,顺序地存储形成读取数据的比特串,将所存储的比特串的列移动到所确定的移位方向作为 就像移位位数一样,并且传送移位的字符串。 第二存储器(110)存储从DMA传送的数据。
-
-
公开(公告)号:KR100487199B1
公开(公告)日:2005-05-04
申请号:KR1020030003335
申请日:2003-01-17
Applicant: 삼성전자주식회사
IPC: G06F11/10
CPC classification number: G06F13/28
Abstract: 본 발명은 메모리에 저장되어 있는 데이터를 다른 메모리로 이동시키는 장치 및 방법에 관한 것으로서, 특히 데이터 이동시 특정 비트 수만큼 쉬프트를 수행한 후 이동시키는 장치 및 방법에 관한 것이다. 기존의 직접 메모리 접근매체(DMA)은 제 1 메모리에서 데이터를 읽어서 제 2 메모리 메모리 어드레스의 첫 번째 위치부터 차례로 저장한다. 하지만 본 발명에서는 DMA 내의 제어 레지스터에 데이터 이동시 특정 비트 수만큼 쉬프트를 수행한 후 데이터를 이동시키도록 레지스터 값들을 설정한다. 이와 같이 함으로서 제어 레지스터에 설정된 값만큼 쉬프트된 데이터를 상기 다른 메모리에 저장된다.
-
-
-