-
1.노이즈를 성형하기 위한 델타 시그마 변조기 그리고 이를 포함하는 오디오 코덱 审中-实审
Title translation: 用于形成噪声的DELTA SIGMA调制器和具有该噪声的音频编码公开(公告)号:KR1020170009540A
公开(公告)日:2017-01-25
申请号:KR1020150101773
申请日:2015-07-17
Applicant: 삼성전자주식회사 , 성균관대학교산학협력단
Abstract: 본발명의하나의실시형태에따른델타-시그마변조기(delta-sigma modulator)는루프필터; 상기루프필터로부터아날로그출력을디지털신호로변환하는양자화기; 그리고상기디지털신호를수신하며, 제1 캐패시터그리고제2 캐패시터를포함하는디지털-아날로그변환기를포함하고, 제1 샘플링주기동안, 상기제1 캐패시터는디스챠징되고, 동시에상기제2 캐패시터는기준전압으로프리챠지되고, 제2 샘플링주기동안, 상기디지털신호는클록지터에의하여유발된노이즈를포함하고, 상기제1 캐패시터는상기기준전압으로프리챠지되고, 상기제2 캐패시터는디스챠징되면서, 상기노이즈에대응하는전하를생성하고, 다음제1 샘플링주기동안, 상기제1 캐패시터는디스챠징되고, 동시에상기제2 캐패시터는상기전하로인하여상기노이즈에대응하는노이즈전류를생성하고나서, 상기기준전압으로프리챠지된다.
Abstract translation: Δ-Σ调制器包括环路滤波器,被配置为将模拟输出信号改变为数字信号的量化器,以及被配置为接收数字信号并包括第一电容器和第二电容器的数/模转换器。 在第一采样周期中,第一电容器被放电,同时第二电容器被充以基准电压。 在第二采样周期中,数字信号包括由时钟抖动引起的噪声,第一电容器用参考电压充电,并且第二电容器被放电并产生对应于噪声的电荷。 在接下来的第一采样周期中,第一电容器被放电,并且同时第二电容器使用电荷产生与噪声相对应的噪声电流并且对基准电压进行充电。
-
-
公开(公告)号:KR1020150083399A
公开(公告)日:2015-07-17
申请号:KR1020140003074
申请日:2014-01-09
Applicant: 삼성전자주식회사
Abstract: 본발명의하나의실시형태에따른기준전압생성기는 ESD용정격저항, 상기정격저항과연결되고, 각각의커패시터가구비된제 1 및제 2 병렬브랜치(branch) 및상기각각의브랜치로의전하전달경로를제어하는제 1 및제 2 스위치를포함한다.
Abstract translation: 根据本发明的实施例,具有增强的滤波特性的参考电压发生器包括:用于ESD的额定电阻器; 第一和第二并联支路,分别连接到额定电阻并且分别装有电容器; 以及第一开关和第二开关,其控制将电荷转移到每个分支的路径。
-
公开(公告)号:KR1020170083222A
公开(公告)日:2017-07-18
申请号:KR1020160002400
申请日:2016-01-08
Applicant: 삼성전자주식회사
CPC classification number: H04R3/12 , H03F3/183 , H03F3/187 , H03F3/45475 , H03F2200/156 , H03F2200/211 , H03F2200/252 , H03F2203/45528 , H03F2203/45534 , H03F2203/45604 , H03F2203/45616 , H03G1/0035 , H03G1/0088 , H03G3/3026 , H03H7/075 , H03H7/24 , H04R1/1083 , H04R5/04
Abstract: 헤드폰드라이버및 이를포함하는사운드프로세서가제공된다. 헤드폰드라이버는입력단자와출력단자를포함하는앰프, 입력신호를제공받고, 상기앰프의상기입력단자에연결되는 R-2R 래더네트워크(ladder network), 및상기앰프의상기입력단자및 상기출력단자에연결되는피드백저항그룹을포함하되, 상기 R-2R 래더네트워크는, 복수의저항브랜치, 상기복수의저항브랜치사이에연결된제1 어테뉴에이터(attenuator)를포함한다.
Abstract translation: 提供了一种耳机驱动器和包括该耳机驱动器的声音处理器。 耳机驱动器包括:包括输入端子和输出端子的放大器;被提供有输入信号并连接到放大器的输入端子的R-2R梯形网络;以及连接到放大器的输入端子和输出端子的输出端子 其中R-2R梯形网络包括多个电阻分支,以及耦合在多个电阻分支之间的第一衰减器。
-
公开(公告)号:KR1020170000542A
公开(公告)日:2017-01-03
申请号:KR1020150089538
申请日:2015-06-24
Applicant: 삼성전자주식회사
Abstract: 전류 DAC 회로는기준전류원, 전류복사부, 디코더및 전류 DAC 유닛들을포함한다. 기준전류원은제1 노드에기준전류를흘려준다. 전류복사부는기준전류를복사하여생성된복사전류를제2 노드로출력하는제1 및제2 PMOS 트랜지스터들을포함한다. 전류복사부는제1 및제2 클럭신호들에응답하여주기적으로제1 및제2 PMOS 트랜지스터들의회로구조상 위치를상호교환하는초퍼안정화를통해노이즈를감소시킨다. 디코더는데이터입력신호에기초하여인에이블신호들을생성한다. 전류 DAC 유닛들은복사전류및 인에이블신호들에기초하여양성전류들및 음성전류들을각각생성한다.
Abstract translation: 电流DAC电路包括参考电流源,电流镜,解码器以及一个或多个电流DAC单元。 参考电流源向第一个节点提供参考电流。 电流镜包括第一和第二PMOS晶体管,其被配置为提供通过将参考电流复制到第二节点而产生的复制电流,并在相应的漏极处耦合到分离的节点。 电流镜可以通过交换根据第一和第二时钟信号周期性地连接第一和第二PMOS晶体管的相应的漏极的分离节点来减少第一和第二PMOS晶体管的噪声。 解码器基于数据输入信号产生一个或多个使能信号。 一个或多个电流DAC单元分别基于复制电流和一个或多个使能信号的单独使能信号产生单独的正电流和负电流。
-
-
-
-