-
公开(公告)号:WO2014157817A1
公开(公告)日:2014-10-02
申请号:PCT/KR2013/012429
申请日:2013-12-31
Applicant: 아주대학교산학협력단
IPC: G06F12/02
CPC classification number: G06F12/0292 , G06F12/0246 , G06F2212/1016 , G06F2212/1024 , G06F2212/2022 , G06F2212/7201
Abstract: 본 발명은 플래시 메모리 기반의 페이지 단위 주소 사상 방법 및 시스템에 관한 것으로, 보다 상세하게는 순차적인 논리 주소와 데이터 정보의 크기를 이용해 사상 정보의 크기 및 페이지 사상 테이블의 크기를 줄임으로써 읽기 연산의 횟수를 줄여 시스템 부팅 시 성능을 향상시키기 위한 방법 및 시스템에 관한 것이다. 본 발명의 일 실시예에 따른 플래시 메모리 기반의 페이지 주소 사상 방법은 상기 파일 시스템으로부터 읽기 명령을 수신하는 단계, 상기 읽기 명령에서 요구된 논리 주소와 일치하거나 또는 작으면서 가장 근접한 시작 논리 주소를 상기 FTL 사상 테이블에서 검색하는 단계, 상기 검색된 시작 논리 주소와 상기 읽기 명령에서 요구된 논리 주소를 이용하여 상기 읽기 명령에 대응하는 물리 주소를 계산하는 단계 및 플래시 메모리의 상기 계산된 물리 주소에 저장된 데이터를 읽는 단계를 포함한다.
Abstract translation: 本发明涉及一种基于闪速存储器的页面地址映射方法及其系统,更具体地涉及一种通过减小映射信息的大小和页面映射的大小来提高系统引导的性能的方法 通过使用顺序逻辑地址和数据信息的大小来减少读取计算的数量以及其系统。 根据本发明的实施例的用于映射基于闪速存储器的页面地址的方法包括以下步骤:从文件系统接收读取命令; 搜索FTL映射表以获取与读取命令所要求的逻辑地址相对应或小于并且最接近逻辑地址的起始逻辑地址; 通过开始逻辑地址和读取命令所要求的逻辑地址来计算与读取命令对应的物理地址; 并读取存储在所计算的闪存的物理地址中的数据。
-
公开(公告)号:KR1020140116617A
公开(公告)日:2014-10-06
申请号:KR1020130031375
申请日:2013-03-25
Applicant: 아주대학교산학협력단
IPC: G06F12/02
CPC classification number: G06F12/0292 , G06F12/0246 , G06F2212/1016 , G06F2212/1024 , G06F2212/2022 , G06F2212/7201
Abstract: The present invention relates to a method for mapping a page address based on a flash memory and a system thereof, and specifically, to a method and a system capable of improving a system booting performance by reducing the size of mapping information and the size of a page mapping table with the size of a sequential logic address and the size of the data information. The method for mapping the page address based on the flash memory according to an embodiment of the present invention comprises a step for receiving a read command from the file system; a step for searching a starting logic address which corresponds to the logic address required in the read command or is small logic and nearest logic address from an FTL mapping table; a step for calculating a physical address which corresponds to the read command by using the searched starting logic address and the logic address required in the read command; and a step for reading the data stored in the calculated physical address of the flash memory.
Abstract translation: 本发明涉及一种基于闪速存储器及其系统对页面地址进行映射的方法,具体而言,涉及一种能够通过减小映射信息的大小和大小来提高系统引导性能的方法和系统 页面映射表与顺序逻辑地址的大小和数据信息的大小。 根据本发明实施例的用于映射基于闪存的页面地址的方法包括从文件系统接收读取命令的步骤; 用于搜索与读取命令中所需的逻辑地址对应的起始逻辑地址或来自FTL映射表的小逻辑和最近的逻辑地址的步骤; 通过使用搜索到的开始逻辑地址和读取命令中所需的逻辑地址来计算与读取命令对应的物理地址的步骤; 以及读取存储在所计算出的闪存的物理地址中的数据的步骤。
-
公开(公告)号:KR101453313B1
公开(公告)日:2014-10-22
申请号:KR1020130031375
申请日:2013-03-25
Applicant: 아주대학교산학협력단
IPC: G06F12/02
CPC classification number: G06F12/0292 , G06F12/0246 , G06F2212/1016 , G06F2212/1024 , G06F2212/2022 , G06F2212/7201
Abstract: 본 발명은 플래시 메모리 기반의 페이지 단위 주소 사상 방법 및 시스템에 관한 것으로, 보다 상세하게는 순차적인 논리 주소와 데이터 정보의 크기를 이용해 사상 정보의 크기 및 페이지 사상 테이블의 크기를 줄임으로써 읽기 연산의 횟수를 줄여 시스템 부팅 시 성능을 향상시키기 위한 방법 및 시스템에 관한 것이다.
본 발명의 일 실시예에 따른 플래시 메모리 기반의 페이지 주소 사상 방법은 상기 파일 시스템으로부터 읽기 명령을 수신하는 단계, 상기 읽기 명령에서 요구된 논리 주소와 일치하거나 또는 작으면서 가장 근접한 시작 논리 주소를 상기 FTL 사상 테이블에서 검색하는 단계, 상기 검색된 시작 논리 주소와 상기 읽기 명령에서 요구된 논리 주소를 이용하여 상기 읽기 명령에 대응하는 물리 주소를 계산하는 단계 및 플래시 메모리의 상기 계산된 물리 주소에 저장된 데이터를 읽는 단계를 포함한다.
-
-