-
公开(公告)号:KR1020040016586A
公开(公告)日:2004-02-25
申请号:KR1020020048830
申请日:2002-08-19
Applicant: 이디텍 주식회사
IPC: H03L7/08
Abstract: PURPOSE: A circuit for improving a jitter characteristic of a phase control circuit is provided to prevent jitter by removing a value less than a limit value at the dead zone. CONSTITUTION: A circuit for improving a jitter characteristic of a phase control circuit includes a detector(15), a limiter(100), a charge pump(25), a loop filter(35), an oscillator(45), and a distributor(55). The detector(15) is used for detecting a frequency difference and a phase difference between a reference signal and a feedback signal and outputting a control signal. The limiter(100) dose not output when the control signal from the limiter is less than predetermined limit voltage. The charge pump(25) is used for supplying or discharging the current according to the control signal of the limiter. The loop filter(35) is used for receiving the current from the charge pump, discharging the current, and outputting a voltage control signal of low frequency. The oscillator(45) is used for generating a signal according to the voltage control signal of the loop filter. The distributor(55) is used for distributing the output signals of the oscillator.
Abstract translation: 目的:提供一种用于改善相位控制电路的抖动特性的电路,通过去除小于死区的极限值的值来防止抖动。 构成:用于改善相位控制电路的抖动特性的电路包括检测器(15),限制器(100),电荷泵(25),环路滤波器(35),振荡器(45)和分配器 (55)。 检测器(15)用于检测参考信号和反馈信号之间的频率差和相位差,并输出控制信号。 当来自限制器的控制信号小于预定极限电压时,限制器(100)不输出。 电荷泵(25)用于根据限幅器的控制信号供给或放电电流。 环路滤波器(35)用于从电荷泵接收电流,放电,输出低频电压控制信号。 振荡器(45)用于根据环路滤波器的电压控制信号产生信号。 分配器(55)用于分配振荡器的输出信号。
-
公开(公告)号:KR100498107B1
公开(公告)日:2005-07-01
申请号:KR1020020048830
申请日:2002-08-19
Applicant: 이디텍 주식회사
IPC: H03L7/08
Abstract: 본 발명은 위상제어회로에 관한 것으로, 특히, 입력되는 두 신호의 위상차이가 미세한 경우 무시하여 지터성 잡음으로 처리되지 않도록 하는 지터특성 개선회로에 관한 것이며, 외부로부터 입력되는 기준신호와 자체적으로 발생되고 부궤환되어 입력되는 궤환신호의 주파수와 위상차이를 검출하여 해당 제어신호를 출력하는 검출기와; 상기 검출기로부터 입력되는 제어신호가 설정된 소정 임계전압 이하인 경우 출력되지 않도록 하는 제한부와; 상기 제한부로부터 입력되는 제어신호에 의하여 소정 크기의 전류를 공급하거나 또는 방전하는 전하펌프와; 상기 전하펌프에 의하여 소정 크기의 전류를 공급받거나 또는 방전하는 동시에 소정의 고주파 성분이 제거된 저주파의 전압제어신호를 출력하는 루프필터와; 상기 루프필터로부터 인가되는 전압제어신호에 의하여 소정 주파수의 신호를 생성하여 출력신호로 출력하는 발진기와; 상기 발진기의 출력신호를 입력받아 소정의 체배 또는 분배하여 상기 검출기에 인가하는 분배기를 특징으로 하므로써, 제어전압의 흔들림을 억제하고, 출력되는 주파수 신호로부터 지터성 흔들림을 차단하므로, 신호처리의 정확도와 신뢰도가 제고되며, 지터성 흔들림을 차단하는 임계전압을 임의 조정할 수 있는 공업적 이용효과가 있다.
-
公开(公告)号:KR100477564B1
公开(公告)日:2005-03-18
申请号:KR1020020048831
申请日:2002-08-19
Applicant: 이디텍 주식회사
IPC: H03M1/54
Abstract: 본 발명은 영상출력장치로부터 출력된 아날로그의 영상출력신호를 샘플 및 홀드 스위칭하는 샘플링 스위치와, 상기 샘플링 스위치와 동일한 타입의 펄스신호에 동기되어 샘플링 스위치에서 발생된 미세한 기생 커패시턴스와 누설전류를 내부 MOS작용에 의해 홀딩하여 이들의 영향을 최소화하는 제1모스 더미스위치와, 상기 제1모스 더미스위치와는 반대펄스신호에 동기되어 샘플링 스위치의 미세한 기생 커패시턴스와 누설전류를 상기 제1모드 더미스위치와 상보작용으로 제거하는 제2모스 더미스위치와, 상기 샘플링 스위치가 턴온되는 동안 충전되었다가 이 샘플링 스위치의 턴오프시 방전하는 충전 캐패시터와, 상기 샘플링스위치 및 충전캐패시터의 출력전압을 신호정형 및 증폭하여 출력하는 소오스플로워 증폭기를 포함하는 영상출력시스템에 � ��장되는 에이디변환기의 트랙앤 홀드회로장치를 제공한다.
상기와 같은 본 발명은 A/D 컨버터의 트랙앤 홀드회로에서 샘플링스위치의 다음단에 더불 더미스위치를 연결시켜 구성하므로써, 낮은 공정전압하에서의 심각한 누설전류의 영향을 줄일 수 있어 그에 따라 트랙앤 홀드회로의 동작안정성도 향상시킬 수 있음은 물론 더불 더미스위치의 기능에 의해 높은 동작속도로 트랙앤 홀드신호를 생성해 내므로 그에 따라 트랙앤 홀드회로의 응답스위칭특성도 상당히 향상시킨다.-
公开(公告)号:KR1020040016587A
公开(公告)日:2004-02-25
申请号:KR1020020048831
申请日:2002-08-19
Applicant: 이디텍 주식회사
IPC: H03M1/54
CPC classification number: G11C27/02 , H03M1/1245 , H03M2201/932
Abstract: PURPOSE: A track and hold circuit of an A/D converter mounted video output system is provided to reduce the leakage current under the low voltage by connecting a double dummy switch to a sampling switch. CONSTITUTION: A track and hold circuit mounted in an A/D converter for video output system includes a sampling switch(2), the first MOS dummy switch(3), the second MOS dummy switch(4), a PLL clock generator(5), a capacitor(6), and a source follower amplifier(7). The sampling switch(2) is used for switching to sample or hold an analog video output signal. The first MOS dummy switch(3) is used for holding the parasitic capacitance and minimizing the leakage current of the sampling switch. The second MOS dummy switch(4) is used for removing the parasitic capacitance and the leakage current by complement of the first MOS dummy switch(3). The PLL clock generator(5) is operated by the sampling switch, the first MOS dummy switch(3), and the second MOS dummy switch(4) and provides a system clock pulse signal. The capacitor(6) is charged or discharged according to the sampling switch. The source follower amplifier(7) is used for amplifying an output voltage of the sampling switch and a discharge voltage of the capacitor.
Abstract translation: 目的:提供A / D转换器安装的视频输出系统的跟踪和保持电路,通过将双虚拟开关连接到采样开关来降低低电压下的漏电流。 构成:安装在视频输出系统的A / D转换器中的轨道和保持电路包括采样开关(2),第一MOS虚拟开关(3),第二MOS虚拟开关(4),PLL时钟发生器(5) ),电容器(6)和源极跟随放大器(7)。 采样开关(2)用于开关采样或保持模拟视频输出信号。 第一MOS虚拟开关(3)用于保持寄生电容并使采样开关的漏电流最小化。 第二MOS虚拟开关(4)用于通过第一MOS虚拟开关(3)的互补来去除寄生电容和漏电流。 PLL时钟发生器(5)由采样开关,第一MOS虚拟开关(3)和第二MOS虚拟开关(4)操作,并提供系统时钟脉冲信号。 电容器(6)根据采样开关进行充放电。 源极跟随放大器(7)用于放大采样开关的输出电压和电容器的放电电压。
-
-
-