-
公开(公告)号:KR1020080008800A
公开(公告)日:2008-01-24
申请号:KR1020060068535
申请日:2006-07-21
Applicant: 재단법인서울대학교산학협력재단
CPC classification number: G09G3/3677 , G09G2310/0286 , G11C19/184 , H03K19/01742
Abstract: A shift register for a gate driver of a flat display device is provided to reduce manufacturing costs of an integrated circuit when a drive circuit is applied to a panel integrated circuit. A first transistor(T1) receives an input signal or a gate signal of a front stage, and a second transistor(T2) receives a gate signal of a next stage to discharge an output of a shift register. A third pull-down transistor(T3) outputs a low value of the input signal, and a fourth pull-up transistor(T4) outputs a high value of the input signal. Capacitors(C1,C2) perform boot-strap of the low value of the input signal to a low value of an output signal of the shift register. An output is connected to a node of a drain of the third transistor, a source of the fourth transistor and one end of the first capacitor.
Abstract translation: 提供了用于平板显示装置的栅极驱动器的移位寄存器,用于当将驱动电路应用于面板集成电路时降低集成电路的制造成本。 第一晶体管(T1)接收前级的输入信号或门信号,第二晶体管(T2)接收下一级的门信号,以对移位寄存器的输出进行放电。 第三下拉晶体管(T3)输出低值的输入信号,第四上拉晶体管(T4)输出高输入信号。 电容器(C1,C2)将输入信号的低值引导为移位寄存器的输出信号的低值。 输出连接到第三晶体管的漏极的节点,第四晶体管的源极和第一电容器的一端。
-
公开(公告)号:KR100826997B1
公开(公告)日:2008-05-06
申请号:KR1020060068535
申请日:2006-07-21
Applicant: 재단법인서울대학교산학협력재단
Abstract: 본 발명은 평판표시장치를 구동하기 위한 구동회로 중 게이트 드라이버용 쉬프트 레지스터에 관한 것으로, 입력신호 또는 전단 게이트 신호를 수신하는 제1 트랜지스터와; 쉬프트 레지스터 출력 단에 충전된 값을 방전하기 위해 다음 단의 게이트 신호를 수신하는 제2 트랜지스터와; 입력신호의 로우 값을 출력하는 풀-다운용의 제3 트랜지스터와; 입력신호의 하이 값을 출력하는 풀-업용의 제4 트랜지스터(T4)와; 입력신호의 로우 값을 쉬프트 레지스터의 출력신호의 로우 값으로 부트-스트래핑 시키는 캐패시터를 포함하며, 상기 제3 트랜지스터의 드레인과, 상기 제4 트랜지스터의 소스 및 상기 제1 캐패시터의 일측 끝단이 만나는 노드에 출력단이 접속된 것을 특징으로 한다.
게이트 드라이버, 쉬프트 레지스터, 박막 트랜지스터, 부트-스트래핑.
-