입출력 기능이 구비된 피엘씨용 고속 인터럽트 유닛
    1.
    发明公开
    입출력 기능이 구비된 피엘씨용 고속 인터럽트 유닛 失效
    提供输入和输出功能的高速中断单元,用于可编程逻辑控制器

    公开(公告)号:KR1020040056253A

    公开(公告)日:2004-06-30

    申请号:KR1020020082829

    申请日:2002-12-23

    Abstract: PURPOSE: A high speed interrupt unit provided with an input and output function for use in a programmable logic controller is provided to realize one chip by implementing operation of interrupt circuit with VHDL(very high speed integrated circuits hardware description language). CONSTITUTION: A high speed interrupt unit provided with an input and output function for use in a programmable logic controller includes an input signal use selection switch, an input voltage direction selection switch, an input voltage setting switch, an input unit, a bus driver and a control processor. The control processor utilizes the inner memory area to transmit the CPU unit and the status. The CPU unit records the WY00 region of address 0X00 which is referred by the interrupt unit and consisted of an interrupt acknowledge(IA), an interrupt end bit(IEB) and an enable/disable(ED) data. The interrupt unit records the WX10 region of the address 0X10 which is referred by the CPU unit and are composed of a rising/falling edge(UD), a channel No., response(RSP) and an interrupt available(AV) data. And, the interrupt unit records the WX11 region of the address 0X11 which is referred by the CPU unit and consisted of the c0 to cn-1 channels of current input status of data.

    Abstract translation: 目的:提供具有用于可编程逻辑控制器的输入和输出功能的高速中断单元,通过实现具有VHDL(非常高速的集成电路硬件描述语言)的中断电路的操作来实现一个芯片。 构成:具有用于可编程逻辑控制器的输入和输出功能的高速中断单元包括输入信号使用选择开关,输入电压方向选择开关,输入电压设定开关,输入单元,总线驱动器和 一个控制处理器。 控制处理器利用内存区域来传送CPU单元和状态。 CPU单元记录由中断单元引用的地址0X00的WY00区域,并由中断确认(IA),中断结束位(IEB)和使能/禁止(ED)数据组成。 中断单元记录由CPU单元引用的地址0X10的WX10区域,并由上升沿/下降沿(UD),通道号,响应(RSP)和中断可用(AV)数据组成。 而且,中断单元记录由CPU单元引用的地址0X11的WX11区域,并由当前数据的输入状态的c0至cn-1通道组成。

    비접촉식회전축누설전류검출장치

    公开(公告)号:KR200250750Y1

    公开(公告)日:2001-12-28

    申请号:KR2019980026200

    申请日:1998-12-23

    Abstract: 본 고안은 회전중인 구동축상에서 발생하는 각종 누설전류를 검출하는 누설전류 검출장치에 관한 것으로서, 회전축(2) 아래 축 가까이에 자기센서(11)를 설치하고, 상기 자기센서(11)에 검출부 구동 및 신호처리부(12)를 연결하며, 상기 검출부구동 및 신호처리부(12)에다 데이터로거(13)를 연결한 구성으로 회전축의 누설전류를 정확하게 측정할 수 있어서 기어커플링 등의 안전도를 측정할 수 있으므로 돌발적인 조업중단에 대비할 수 있으며 회전축설비 및 각종 부가설비의 안정도 예측에 활용할 수 있는 장점이 있는 것이다.

    제어기기의 다점 디지털 입력회로
    3.
    实用新型
    제어기기의 다점 디지털 입력회로 失效
    该控制电路装置的多点数字输入,

    公开(公告)号:KR200216604Y1

    公开(公告)日:2001-04-02

    申请号:KR2019970041337

    申请日:1997-12-27

    Inventor: 목임수 김중구

    Abstract: 본고안은산업용제어기기인 PLC(Programmable Logic Controller)에적용되는디지털데이터입력회로에관한것이다. 본고안회로의특징은 CPU로부터 3비트의어드레스, 읽기(READ), 10D, MID신호를분석하여다른블록을제어하기위한신호를생성해주는제어신호발생기와, 외부에서 64점의데이터를입력받을수 있는 16개의 4:1 멀티플렉서와, 보드의고유번호(ID : Identification)를발생시키는 ID발생기와, ID를데이터버스에실을것인지아니면 16비트의데이터를실을것인지를결정하는 16개의 2:1 멀티플렉서와, 버스드라이버로구성되어버스에는데이터또는 ID를실어주는데이터는 64점의입력데이터를 16비트씩나누어 4번에데이터버스에실어주게되는버스드라이버를포함하는데이터입력회로에있다.

    Abstract translation: 纸提案涉及施加到PLC(可编程逻辑控制器)和工业控制设备的数字数据输入电路。 本发明电路的特征是来自CPU的3位地址,读(READ),如图10D所示,MID信号的分析,这就是在外侧,其用于控制​​其它块产生一个信号输入端的控制信号发生器,和64个点的数据 和第一多路复用器,所述板的序列号:16 4 1多路复用器:(ID:识别)的16 2或是否所述发电机产生的ID和运行ID到数据总线,以确定是否该腔室为一个16位数据 并且,它由一个总线,数据总线驱动器,其承载数据或ID是在数据输入电路,用于由16位包括被加载在数据总线上以得到4总线驱动器划分的64个点的输入数据。

    에스디비 웨이퍼를 이용한 자장 및 진동량 동시측정용 원칩센서제조방법
    4.
    发明公开
    에스디비 웨이퍼를 이용한 자장 및 진동량 동시측정용 원칩센서제조방법 失效
    用于制造用于测量磁场和振动的芯片传感器的方法同时使用SDB(硅直接接合)波形

    公开(公告)号:KR1020000041641A

    公开(公告)日:2000-07-15

    申请号:KR1019980057580

    申请日:1998-12-23

    Abstract: PURPOSE: A method for fabricating one chip sensor for measuring magnetic field and vibration simultaneously using a SDB(Silicon Direct Bonding) wafer is provided which forms a magnetic field sensor and a vibration sensor simultaneously on a single semiconductor chip using a SDB wafer with the same fabrication process. CONSTITUTION: A method for fabricating one chip sensor includes the steps of: forming a silicon oxide(2) on a surface of a SDB(Silicon Direct Bonding) wafer(1); depositing an N-type silicon layer(3) on the silicon oxide; forming a P-type well(4) by thermal diffusion of impurity injected into the N-type silicon layer; coating a photoresist and forming a mass(6) by isotropic etching of the N-type silicon layer in a TMAH(Tetra Methyl Ammonium Hydroxide) solution, and then removing the N-type silicon layer below the mass with BHF solution; forming an electrode part of the sensor with an ion injection process and forming a pad(5) for external electrode by depositing Al. The one chip sensor can be used a car sensor.

    Abstract translation: 目的:提供一种使用SDB(硅直接接合)晶片同时测量磁场和振动的一个芯片传感器的方法,其在同一个半导体芯片上同时使用具有相同的SDB晶片的磁场传感器和振动传感器 制造工艺。 构成:制造单芯片传感器的方法包括以下步骤:在SDB(硅直接接合)晶片(1)的表面上形成氧化硅(2); 在氧化硅上沉积N型硅层(3); 通过注入N型硅层的杂质的热扩散形成P型阱(4); 通过在TMAH(四甲基氢氧化铵)溶液中对N型硅层进行各向同性蚀刻,然后用BHF溶液除去质量以下的N型硅层,涂覆光致抗蚀剂并形成质量(6) 通过离子注入工艺形成传感器的电极部分,并通过沉积Al形成用于外部电极的焊盘(5)。 单芯片传感器可用于汽车传感器。

    피엘씨용 고속 카운터 유니트 회로
    5.
    发明授权
    피엘씨용 고속 카운터 유니트 회로 有权
    피엘씨용고속카운터유니트회로

    公开(公告)号:KR100467407B1

    公开(公告)日:2005-01-24

    申请号:KR1020020082826

    申请日:2002-12-23

    Abstract: PURPOSE: A high speed counter circuit for use in a programmable logic controller is provided to output the matching signal, a large, and a small signals to outside by comparing them with a predetermined value. CONSTITUTION: A high speed counter circuit for use in a programmable logic controller(PLC) includes a diode(10), a photo coupler(12), an amplifier(14), a counter(16) and a PLC bus interface(18). The diode(10) classifies the high speed pulse input in the form of two phases or one phase by a polarity. The photo coupler(12) divides and outputs the classified pulse signal. The amplifier(14) outputs the output signals of the photo coupler(12). The counter(16) outputs the speed and position control signal by calculating the accuracy coefficient of the encoder signal and the coefficient of the high speed pulse signal. And, the PLC bus interface(18) transmits the pulse count outputs outputted from the counter(16) to outside.

    Abstract translation: 目的:提供一种用于可编程逻辑控制器的高速计数器电路,通过将匹配信号与预定值进行比较,将匹配信号,大信号和小信号输出到外部。 用于可编程逻辑控制器(PLC)的高速计数器电路包括二极管(10),光电耦合器(12),放大器(14),计数器(16)和PLC总线接口(18) 。 二极管(10)通过极性将高速脉冲输入分为两相或一相。 光耦合器(12)分配并输出分类的脉冲信号。 放大器(14)输出光电耦合器(12)的输出信号。 计数器(16)通过计算编码器信号的准确度系数和高速脉冲信号的系数来输出速度和位置控制信号。 并且,PLC总线接口(18)将从计数器(16)输出的脉冲计数输出传送到外部。

    피엘씨용 고속 카운터 유니트 회로
    6.
    发明公开
    피엘씨용 고속 카운터 유니트 회로 有权
    高速计数器电路用于可编程逻辑控制器

    公开(公告)号:KR1020040056251A

    公开(公告)日:2004-06-30

    申请号:KR1020020082826

    申请日:2002-12-23

    CPC classification number: G05B19/05 G05B2219/49254 H02P7/06

    Abstract: PURPOSE: A high speed counter circuit for use in a programmable logic controller is provided to output the matching signal, a large, and a small signals to outside by comparing them with a predetermined value. CONSTITUTION: A high speed counter circuit for use in a programmable logic controller(PLC) includes a diode(10), a photo coupler(12), an amplifier(14), a counter(16) and a PLC bus interface(18). The diode(10) classifies the high speed pulse input in the form of two phases or one phase by a polarity. The photo coupler(12) divides and outputs the classified pulse signal. The amplifier(14) outputs the output signals of the photo coupler(12). The counter(16) outputs the speed and position control signal by calculating the accuracy coefficient of the encoder signal and the coefficient of the high speed pulse signal. And, the PLC bus interface(18) transmits the pulse count outputs outputted from the counter(16) to outside.

    Abstract translation: 目的:提供用于可编程逻辑控制器的高速计数器电路,通过将匹配信号与大小信号进行比较,将大信号和小信号与预定值进行比较。 构成:用于可编程逻辑控制器(PLC)的高速计数器电路包括二极管(10),光电耦合器(12),放大器(14),计数器(16)和PLC总线接口(18) 。 二极管(10)通过极性将两相或一相形式的高速脉冲输入分类。 光耦合器(12)分割并输出分类的脉冲信号。 放大器(14)输出光耦合器(12)的输出信号。 计数器(16)通过计算编码器信号的精度系数和高速脉冲信号的系数来输出速度和位置控制信号。 并且,PLC总线接口(18)将从计数器(16)输出的脉冲计数输出发送到外部。

    피엘시 제어부의 입, 출력모듈 제어회로
    7.
    发明公开
    피엘시 제어부의 입, 출력모듈 제어회로 有权
    PLC控制部分的输入/输出模块控制电路

    公开(公告)号:KR1020030018612A

    公开(公告)日:2003-03-06

    申请号:KR1020010052817

    申请日:2001-08-30

    CPC classification number: G05B19/054 G05B2219/1105 G05B2219/1144

    Abstract: PURPOSE: An input/output module control circuit of a PLC(Programmable Logic Controller) control part is provided, which overcomes the limit of driving capability according to fan layout increase. CONSTITUTION: A number of input/output modules(30) connected to thousands of points of input/output devices of a factory facility are connected to a central control part(10) through an address/data bus. And the central processing part comprises a central processing unit(11) and a decoder(13) and an A/D(Analog/Digital) bus driver(12). The A/D bus driver drives an address/data bus(20) to transmit data to the input/output module or the central processing part. And the decoder decodes a module selection input signal(IB) being output from the central processing unit and then outputs a module selection signal(/MID).

    Abstract translation: 目的:提供PLC(可编程逻辑控制器)控制部分的输入/输出模块控制电路,根据风扇布局的增加,克服了驱动能力的限制。 构成:连接到工厂设施的数千个输入/输出设备的多个输入/输出模块(30)通过地址/数据总线连接到中央控制部分(10)。 并且中央处理部分包括中央处理单元(11)和解码器(13)和A / D(模拟/数字)总线驱动器(12)。 A / D总线驱动器驱动地址/数据总线(20)将数据发送到输入/输出模块或中央处理部分。 并且解码器解码从中央处理单元输出的模块选择输入信号(IB),然后输出模块选择信号(/ MID)。

    집적화 한 교류전동기제어장치
    8.
    发明授权
    집적화 한 교류전동기제어장치 失效
    交流电机综合控制器

    公开(公告)号:KR100321906B1

    公开(公告)日:2002-01-26

    申请号:KR1019990061381

    申请日:1999-12-23

    Inventor: 목임수 김중구

    Abstract: 이발명은교류발전기제어용집적회로칩(ASIC chip : 10)을제공하기위한것으로서, 이집적회로칩(10)에는하드웨어및 소프트웨어에서필요로하는파라미터및 데이터값을저장할수 있는이중포트 RAM(DPRAM : 11)과, 데이터의입출력을제어하는인터페이스논리회로(12)와, 3개의타이머(13)와, 감시용타이머(14)와, 12채널의펄스폭변조기(PWM : 15)와, 2채널의구상인코더펄스회로(QEP : 16)와, 2개의 16비트형프로그램기록이가능한입출력부(PIO : 17)와, 2개의직렬통신인터페이스(SCI : 18)와, 4채널의 12비트형디지털-아날로그변환기(DAC : 19) 및, 8채널의 12비트형아날로그-디지털변환기(ADC : 20)가집적되어있다.

    집적화 한 교류전동기제어장치
    9.
    发明公开
    집적화 한 교류전동기제어장치 失效
    用于替代电流电机的集成控制装置

    公开(公告)号:KR1020010057956A

    公开(公告)日:2001-07-05

    申请号:KR1019990061381

    申请日:1999-12-23

    Inventor: 목임수 김중구

    Abstract: PURPOSE: An integrated control device for an alternative current(AC) motor is provided to integrate the devices into an application specific IC(ASIC) which is necessary to control the AC motor. CONSTITUTION: The integrated control device for an AC motor is an ASIC having a dual port RAM(11) for storing the parameters and data of the hardware and the software, an interface logic circuit(12) to control the data input and output, three timers(13), a monitoring timer(14), a pulse width modulator(15) having 12 channels, a quadratic encoder pulse circuit(16) having 2 channels, two programmable input and output(PIO)(17) to allow the 16 bits program, two serial communication interface(SCI)(18), a 12 bits digital to analog converter(DAC)(19) having four channels, and a 12 bits analog to digital converter(ADC)(20) having eight channels.

    Abstract translation: 目的:提供一种用于替代电流(AC)电动机的集成控制装置,以将设备集成到控制交流电动机所需的专用集成电路(ASIC)中。 构成:AC电动机的集成控制装置是具有用于存储硬件和软件的参数和数据的双端口RAM(11)的ASIC,用于控制数据输入和输出的接口逻辑电路(12), 定时器(13),监视定时器(14),具有12个通道的脉宽调制器(15),具有2个通道的二次编码器脉冲电路(16),两个可编程输入和输出(PIO)(17) (SCI)(18),具有四个通道的12位数模转换器(DAC)(19),以及具有八个通道的12位模数转换器(ADC)(20)。

    에스디비 웨이퍼를 이용한 자장 및 진동량 동시측정용 원칩센서제조방법
    10.
    发明授权
    에스디비 웨이퍼를 이용한 자장 및 진동량 동시측정용 원칩센서제조방법 失效
    使用SDI晶片同时测量磁场和振动量的单芯片传感器的制造方法

    公开(公告)号:KR100285348B1

    公开(公告)日:2001-04-02

    申请号:KR1019980057580

    申请日:1998-12-23

    Abstract: 본 발명은 자장의 세기 및 진동의 크기를 하나의 센서로 동시에 측정할 수 있는 자장 및 진동량 복합센서를 제조하는 방법에 관한 것으로서, SDB 웨이퍼(1) 표면에 열산화막인 실리콘 산화막(2)을 형성하는 단계와; 상기 실리콘 산화막(2) 상에 n형 실리콘층(3)을 증착시키는 단계; 상기 n형 실리콘층(3)에 불순물을 주입 열확산시켜 p-월(4)을 형성하는 단계; 포토레지스트를 도포하고 TMAH(Tetra Methyl Ammonium Hydroxide)용액에서 상기 n형 실리콘층(3)을 이방성 식각하여 매스(6)를 형성한 후 매스(6) 아래의 n형 실리콘층(3)을 BHF 용액으로 제거하는 단계 및; 이온주입 공정으로 센서의 전극부분을 형성하고 A1을 증착하여 외부 전극용 패드(5)를 형성하는 단계로 이루어져 소자의 제조시 고려하여야 하는 제조공정상의 불일치 문제점을 해결 하여 자기센서 및 진동센서를 동일한 제조공정으로 하나의 반도체 웨이퍼에 형성시킬 수 있어서 차량용 센서로 채용할 경우 설치 및 배선처리가 간편할 뿐만 아니라 차량제작 및 유지보수를 용이하게 할 수 있는 장점이 있는 것이다.

Patent Agency Ranking