Abstract:
광 수신 장치는 기준 전압을 출력하는 자동 경계점 제어기, 외부 전압으로부터 상기 외부 전압보다 더 낮은 온칩 전압을 생성하는 온칩 레귤레이터, 싱글모드로 동작하고, 광 검출기로부터 전류 신호를 입력받고, 상기 온칩 레귤레이터로부터 상기 온칩 전압을 입력받아 상기 전류 신호를 전압 신호로 변환 및 증폭하여 전원 전압 잡음이 최소화된 상기 전압 신호를 출력하는 전치 증폭부, 그리고 상기 자동 경계점 제어기가 출력하는 기준 전압 및 상기 전치 증폭기가 출력하는 공통 모드 전압을 입력받아 상기 온칩 전압과 합산하여 상기 전치 증폭부로 출력하는 잡음 취소 블록을 포함한다.
Abstract:
실리콘 링 변조기의 중심 파장을 제어하는 실시간 피드백 시스템은 인가되는 전기 신호에 따라 링 모양의 광도파로에서 공진하는 파장이 변하는 성질을 이용하여 입력받은 광 신호를 변조하는 변조부, 상기 변조부가 출력하는 광 신호를 토대로 상기 변조부의 동작 상태를 분석하는 감지부, 그리고 상기 감지부가 출력하는 상기 변조부의 동작 상태에 따라 상기 변조부를 제어하는 바이어스를 상기 변조부로 피드백하는 제어부를 포함한다.
Abstract:
광 수신 장치는 기준 전압을 출력하는 자동 경계점 제어기, 외부 전압으로부터 상기 외부 전압보다 더 낮은 온칩 전압을 생성하는 온칩 레귤레이터, 싱글모드로 동작하고, 광 검출기로부터 전류 신호를 입력받고, 상기 온칩 레귤레이터로부터 상기 온칩 전압을 입력받아 상기 전류 신호를 전압 신호로 변환 및 증폭하여 전원 전압 잡음이 최소화된 상기 전압 신호를 출력하는 전치 증폭부, 그리고 상기 자동 경계점 제어기가 출력하는 기준 전압 및 상기 전치 증폭기가 출력하는 공통 모드 전압을 입력받아 상기 온칩 전압과 합산하여 상기 전치 증폭부로 출력하는 잡음 취소 블록을 포함한다.
Abstract:
PURPOSE: A dynamic voltage scaling device and a method thereof are provided to improve the power efficiency of a wideband transceiver by providing minimum voltages for operating a system by updating power by sensing bit rates. CONSTITUTION: A bit rate sensing unit(310) senses the bit rate information of a wideband signal by receiving the wideband signal and a reference clock signal. A power voltage control unit(320) outputs a control signal according to the bit rate information. A dynamic voltage scaling voltage generating unit(330) generates external power as dynamic voltage scaling voltages according to the control signal and outputs the dynamic voltage scaling voltage corresponding to the bit rate information to a driving unit(200). The driving unit is driven as a wideband transceiver by using the dynamic voltage scaling voltage. [Reference numerals] (200) Driving unit; (300) Dynamic voltage scaling unit; (310) Bit rate sensing unit; (320) Power voltage control unit; (330) DVS power voltage generating unit; (340) LOS processing unit; (350) Dynamic performance sensing unit; (AA) External power voltage; (BB) Broadband input signal(V_IN); (CC) Bit rate information; (DD) Control signal(V_CONTROL); (EE) DVS power voltage(V_DVS); (FF) Driving power voltage; (GG) Reference clock signal(f_REF); (HH) Enable signal
Abstract:
PURPOSE: The clock data recovery apparatus of a non-integer sampling method is provided to conspicuously reduce electricity consumption by getting over the conversion rate limit of an analog-digital converter. CONSTITUTION: An analog-digital converter(100) changes an analog signal into a digital signal using a clock having a non-integer sampling rate. A phase detector(200) outputs data having the phase accuracy of a fixed bit number unit by being inputted the digital signal which is changed. A digital clock data recovery unit(300) detects a phase error by being inputted data which is outputted form the phase detector. The digital clock data recovery unit restores a data sample having an average phase value from the phase error which is detected. A data determination unit(400) creates a effective data sample by comparing the data which is outputted from the phase detector and the data sample which is restored from the digital clock data recovery unit.
Abstract:
PURPOSE: An apparatus of amplification and method of controlling bandwidth are provided to obtain stable frequency response characteristics. CONSTITUTION: The first control capacitor(120) is included in the circuit board. The LC ladder network(300) couples the first control capacitor. The LC ladder network is bonded through the bonding wire(150) and bonding pad(160) in the circuit board. In the IC chip(130) for amplification, bandwidth is controlled with the LC ladder network. The LC ladder network comprises the input capacitor, and the output capacitor and connection inductor.
Abstract:
본 발명은 고속 입력되는 신호를 수신하여 1차 증폭하는 저이득, 광대역 특성의 제1 증폭부와, 상기 제1 증폭부의 출력신호의 이득을 높이고 DC 레벨을 저감시키는 제2 증폭부와,상기 제2 증폭부의 출력을 입력받아 내부의 궤환 트랜스컨덕턴스를 거쳐 제2 증폭부의 입력으로 부궤환시키는 능동부궤환부와, 상기 제1 증폭부 출력단의 기생 커패시턴스를 보상하는 NIC부를 포함하는 것을 특징으로 하는 광대역 증폭기 및 방법을 제공한다. 본 발명에 의하면, 안정적이고 비용효과적인 방법으로 광대역 RF 증폭기의 구현을 가능하게 한다. 즉, 본 발명은 고속 대용량 데이터 통신시스템을 위한 송수신칩셋에 광범위하게 적용될 수 있다. 증폭기, 능동부궤환, NIC, 통신