전력조류 제어 시스템 및 방법
    2.
    发明申请
    전력조류 제어 시스템 및 방법 审中-公开
    控制功率流的系统和方法

    公开(公告)号:WO2012043938A1

    公开(公告)日:2012-04-05

    申请号:PCT/KR2011/000140

    申请日:2011-01-10

    CPC classification number: H02J3/06 H02J13/0017 Y02E60/7807 Y04S40/12

    Abstract: 전력조류 제어 시스템 및 방법이 개시된다. 본 발명의 일 실시예에 따르면, 전력조류를 제어하는 전력조류 제어 시스템에 있어서, 송전단 및 수전단과 직렬로 연결되며, 송전단 및 수전단에 대한 전력조류를 제한하는 전력전류 제한 장치; 계통 데이터를 이용하여 송전단 및 수전단의 전력조류량을 생성하는 관리 장치; 및 관리 장치로부터 수신한 전력조류량 및 송전단 및 수전단을 측정한 측정 데이터를 이용하여 제어 데이터를 생성하고, 제어 데이터를 이용하여 전력전류 제한 장치로 게이트 신호를 발생하는 제어 장치를 포함하는 전력조류 제어 시스템이 제공된다.

    Abstract translation: 公开了一种用于控制电力流量的系统和方法。 根据本发明的一个实施例的用于控制功率流的功率流控制系统包括:功率流限制装置,串联连接到发送端和接收端,并限制到发送端和接收端的功率流 ; 用于使用系统数据生成发送端和接收端的电力流量的管理装置; 以及控制装置,用于使用测量从管理装置和发送端和接收端接收到的功率流量的测量数据产生控制数据,并且使用控制数据产生到电力限流装置的门信号。

    선택영역 성장법을 이용한 기판 재활용 방법

    公开(公告)号:WO2019083094A1

    公开(公告)日:2019-05-02

    申请号:PCT/KR2018/000068

    申请日:2018-01-03

    Abstract: 본 발명은 기판 재활용 방법에 대한 것으로서, 본 발명의 일 실시형태에 따른 선택영역 성장법을 이용한 기판 재활용 방법은, 기판 상에 유전체 물질로 패턴을 형성하는 단계, 상기 패턴 이외의 영역에 희생층, 에피층 및 전극층을 순차적으로 형성하는 단계, 및 에칭액으로 상기 유전체 물질과 상기 희생층을 에칭하여 기판을 분리하는 단계를 포함한다. 본 발명인 선택영역 성장법을 이용한 기판 재활용 방법에 따르면, ELO 공정시에 기판표면을 에칭하는 에천트를 사용하지 않음으로써 안정된 GaAs 기판의 표면을 유지할 수 있도록 하여 영구적인 GaAs 기판 재활용에 적용 가능하게 되고, 또한, 고속 ELO 공정을 위한 단위 셀 단위의 Isolation 에칭 공정이 별도로 필요하지 않음으로 공정비용 및 공정시간을 줄일 수 있다.

    주석 디셀레니드계 열전소재 및 이의 제조 방법

    公开(公告)号:WO2020050466A1

    公开(公告)日:2020-03-12

    申请号:PCT/KR2019/001835

    申请日:2019-02-14

    Abstract: 본 발명은 SnSe 2 계 열전소재 및 이의 제조 방법에 관한 것으로, 보다 상세하게는 SnSe 2 계 열전소재로 주석(Sn) 및 셀레늄(Se)을 1 : 2의 비율로 포함하는 화합물의 셀레늄(Se) 자리에 브롬(Br)을 도핑한 열전소재로 격자 구조의 제어를 통해 낮은 열전도도를 나타냄과 동시에 전자-홀의 제백계수 상쇄 현상을 개선시켜 제백계수를 향상시키고 절류밀도를 최적화하여 전기전도성이 개선되어 우수한 열전성능을 나타내는 SnSe 2 계 열전소재 및 이의 제조 방법에 관한 것이다.

    열전발전모듈용 전극소재 및 그 제조방법

    公开(公告)号:WO2019203392A1

    公开(公告)日:2019-10-24

    申请号:PCT/KR2018/007172

    申请日:2018-06-25

    Abstract: 본 발명은 열전발전모듈용 전극소재 및 그 제조방법에 관한 것이다. 구체예에서 상기 열전발전모듈용 전극소재 제조방법은 스커터루다이트계(skutterudite) 열전소재와 열팽창계수(CTE) 차이가 약 1.5 X 10 -6 /℃ 이하이며, 주기율표 제6족인 전이금속과 구리를 포함하는 전극소재이고, 상기 전극소재는 하기 화학식 1 또는 화학식 2로 표시된다: [식 1] xMo(1-x)Cu (약 0.5 ≤ x ≤ 약 0.6) [식 2] yW(1-y)Cu (약 0.48 ≤ y ≤ 약 0.58).

    집광형 태양광 발전 장치 및 이를 이용한 태양광 발전 방법
    6.
    发明公开
    집광형 태양광 발전 장치 및 이를 이용한 태양광 발전 방법 审中-实审
    浓缩太阳能发电装置及其使用的太阳能发电方法

    公开(公告)号:KR1020170005289A

    公开(公告)日:2017-01-12

    申请号:KR1020150094817

    申请日:2015-07-02

    CPC classification number: Y02E10/52

    Abstract: 본발명은집광형태양광발전장치이를이용한태양광발전방법에관한것이다. 한구체예에서상기집광형태양광발전장치는태양광을집광하는집광수단; 상기집광된태양광을평행화시키는평행광수단; 상기평행광수단후단에위치되어, 상기평행화된태양광을분광하는프리즘; 상기프리즘후단에위치되어, 상기분광된태양광을, 파장별중첩없이집광하는광학부재; 및상기집광된태양광을이용하여전기에너지를발생하는태양전지;를포함한다.

    출력고조파 영향을 저감시킨 스탯콤 회로
    7.
    发明授权
    출력고조파 영향을 저감시킨 스탯콤 회로 有权
    STATCOM电路中输出谐波的还原连接

    公开(公告)号:KR100768391B1

    公开(公告)日:2007-10-18

    申请号:KR1020060084681

    申请日:2006-09-04

    CPC classification number: Y02E40/16 Y02E40/50

    Abstract: A STATCOM(STATic synchronous COMpensator) circuit for reducing influence of output harmonics is provided to obtain a third harmonics reduction effect with a simple control method by replacing reverse phase of a control subject with harmonics oscillation of a DC voltage. A STATCOM circuit for reducing the influence of output harmonics includes a controller(13), a subtracter(9), a triangle carrier signal generator, a PWM(Pulse Width Modulation) logic part(11), a reversing unit(12), a single phase PWM converter(7), and a power supply(8). The controller(13) outputs a detected voltage and an instructed voltage. The subtracter(9) outputs a double harmonics oscillation signal by subtracting the detected voltage from the instructed voltage. The triangle carrier signal generator generates a triangle carrier signal. The PWM logic part(11) modulates and outputs the double harmonics oscillation signal. The reversing unit(12) reverses a signal from the PWM logic part(11). The single phase PWM converter(7) is connected to a DC link terminal and cancels the double harmonics oscillation signal in an unbalance state of a power system voltage by switching according to the signal from the PWM logic part(11). The power supply(8) is connected to the single phase converter for independently supplying power.

    Abstract translation: 提供了用于减小输出谐波影响的STATCOM(STATC同步COMPensator)电路,以简单的控制方法通过用直流电压的谐波振荡代替控制对象的反相来获得三次谐波减小效果。 用于减小输出谐波影响的STATCOM电路包括控制器(13),减法器(9),三角形载波信号发生器,PWM(脉宽调制)逻辑部分(11),反转单元(12), 单相PWM转换器(7)和电源(8)。 控制器(13)输出检测电压和指示电压。 减法器(9)通过从指示的电压中减去检测电压来输出双谐波振荡信号。 三角载波信号发生器产生三角载波信号。 PWM逻辑部分(11)调制并输出双谐波振荡信号。 反转单元(12)反转来自PWM逻辑部分(11)的信号。 单相PWM转换器(7)连接到直流链路端子,根据来自PWM逻辑部分(11)的信号进行切换,消除电力系统电压不平衡状态下的双谐波振荡信号。 电源(8)连接到单相转换器,用于独立供电。

    플라잉 캐패시터 멀티레벨 인버터의 제어 장치 및 그의제어 방법
    8.
    发明授权
    플라잉 캐패시터 멀티레벨 인버터의 제어 장치 및 그의제어 방법 有权
    飞跨电容器多电平逆变器的控制装置及其控制方法

    公开(公告)号:KR100706821B1

    公开(公告)日:2007-04-12

    申请号:KR1020050102787

    申请日:2005-10-31

    Abstract: 본 발명은 플라잉 캐패시터 멀티 레벨 인버터 장치에서 고조파 성분을 최소화할 수 있는 인버터 제어 장치 및 그의 제어 방법에 관한 것이다.
    본 발명은 톱니파 캐리어 신호를 이용하여 생성된 게이트 신호를 입력으로 하여 플라잉 캐패시터 멀티 레벨 인버터 장치의 출력 전압에 포함된 고조파 성분을 저감하는 것을 특징으로 한다.

    Abstract translation: 本发明涉及一种能够使飞跨电容器多电平逆变器装置中的谐波分量最小化的逆变器控制装置及其控制方法。

    전력변환설비용 위상 동기 루프
    9.
    发明公开
    전력변환설비용 위상 동기 루프 有权
    相位锁定环

    公开(公告)号:KR1020060037813A

    公开(公告)日:2006-05-03

    申请号:KR1020040086869

    申请日:2004-10-28

    CPC classification number: H03L5/00 H03L7/08 H03L7/10 Y02E10/566

    Abstract: 이 발명은 불평형 현상발생시 주로 문제가 되는 0상 성분(Zero-Sequence)을 제거하여 고속 응답특성에 전혀 영향을 주지않고 불평형 현상 발생시 PLL 알고리즘의 동작특성을 향상시킬 수 있으며, 불안정 현상의 요인이 될 수 있는 역상 성분은 기존 PLL의 PI 제어기 파라미터의 튜닝으로도 출력의 불안정 현상을 저감하도록 하는, 전력변환설비용 위상 동기 루프(PLL)에 관한 것으로서,
    3상 교류(AC) 전력신호(Va, Vb, Vc)가 입력되면 각각 0상 성분을 빼주기 위한 가산기와, 상기한 가산기로부터 입력되는 신호(Va',Vb',Vc')를 dq 변환하여 전압신호(V
    ds , V
    qs )로서 출력하는 dq 변환기와, PLL 출력(θ
    PLL )을 이용하여 정현파 신호(sin(θ
    PLL ), cos(θ
    PLL ))를 생성하여 출력하는 정현파 생성기와, 상기한 전압신호(V
    ds , V
    qs )와 상기한 정현파 신호(sin(θ
    PLL ), cos(θ
    PLL ))를 각각 곱하여 출력하는 곱셈기와, 상기한 곱셈기로부터 입력되는 신호를 더하여 PLL 출력오차(PLLerr=-V
    ds sin(θ
    PLL )+V
    qs cos(θ
    PLL ))로서 출력하는 가산기와, V
    qs cosθ=V
    ds sinθ가 되도록 하여 상기한 PLL 출력오차(PLLerr=-V
    ds sin(θ
    PLL )+V
    qs cos(θ
    PLL ))가 0이 되도록 하는 PI 제어기와, 상기한 PI 제어기(6)로부터 입력되는 신호의 이득을 조정하는 이득조정기와, 상기한 이득조정기(8)로부터 입력되는 신호를 적분하여 출력하는 적분기를 포함하여 이루어진다.
    위상동기루프, 가산기, PI 제어기, 적분기, 이득조정기, PLL, 곱셈기

Patent Agency Ranking