-
公开(公告)号:KR1020080050996A
公开(公告)日:2008-06-10
申请号:KR1020070087419
申请日:2007-08-30
Applicant: 한국전자통신연구원
CPC classification number: H04L7/033 , G06F1/12 , H03L7/085 , H03L7/18 , H04W56/0015
Abstract: A reference synchronization signal generator of a wireless communication system is provided to enhance modulation and demodulation performances by generating a reliable system clock in a synchronization system. A reference synchronization signal generator of a wireless communication system includes an external synchronization reference signal generator, a reference synchronization signal generator(120), and a system clock frequency mixer(130). The external synchronization reference signal generator receives an external reference signal and detects a signal. The reference synchronization signal generator generates a reference signal by synchronization with the external reference signal. The system clock frequency mixer generates the system clock by synchronization with the reference signal. The reference synchronization signal generator receives the external reference signal and includes a frequency mixer for synchronizing the reference signal with the external reference signal. A switch is activated by a control signal so that the reference synchronization signal is generated by using an independent reference voltage.
Abstract translation: 提供无线通信系统的参考同步信号发生器,以通过在同步系统中产生可靠的系统时钟来增强调制和解调性能。 无线通信系统的参考同步信号发生器包括外部同步参考信号发生器,参考同步信号发生器(120)和系统时钟频率混合器(130)。 外部同步参考信号发生器接收外部参考信号并检测信号。 参考同步信号发生器通过与外部参考信号同步产生参考信号。 系统时钟混频器通过与参考信号同步产生系统时钟。 参考同步信号发生器接收外部参考信号并且包括用于使参考信号与外部参考信号同步的混频器。 通过控制信号激活开关,使得通过使用独立的参考电压来产生参考同步信号。
-
公开(公告)号:KR100811892B1
公开(公告)日:2008-03-10
申请号:KR1020060114123
申请日:2006-11-17
Applicant: 한국전자통신연구원
CPC classification number: H04L27/2613 , H04L25/03114 , H04L25/03159 , H04L27/38 , H04L2027/0026 , H04W28/18 , Y02D70/144 , H04L27/361 , H04L25/03286 , H04L27/01
Abstract: Channel equalization and carrier recovery methods and a receiver in a high-speed wireless communication system are provided to apply a single-carrier transmission scheme with a simple structure and low power consumption in an interior environment in which channel distortion by multiple paths is extreme, thereby performing high rate data communication. Channel equalization and carrier recovery methods in a high-speed wireless communication system comprise the following steps of: acquiring the initial value of a channel equalization coefficient through non-casual channel estimation in a frequency domain during the preamble transmission section of a packet(400); performing the compensation of a QAM(Quadrature Amplitude Modulation) signal for updating the channel equalization coefficient in a temporal domain during the data transmission section of the packet(410); and compensating a carrier phase error by determining channel equalization coefficient tracking based on the determination of the frequency domain and a compensation value based on the compensation of the QAM signal if a payload section begins in the data transmission section of the packet, and updating the channel equalization coefficient(420,430).
Abstract translation: 提供信道均衡和载波恢复方法以及高速无线通信系统中的接收机,以在多路径的信道失真极端的内部环境中应用具有简单结构和低功耗的单载波传输方案,由此 执行高速数据通信。 在高速无线通信系统中的信道均衡和载波恢复方法包括以下步骤:在分组(400)的前导码发送部分期间通过频域中的非偶然信道估计来获取信道均衡系数的初始值, ; 在数据包(410)的数据传输部分期间执行QAM(正交幅度调制)信号的补偿,以更新时域中的信道均衡系数; 以及通过基于所述频域的确定来确定信道均衡系数跟踪以及如果所述分组的数据发送部分中的有效载荷部分开始,则基于所述QAM信号的补偿的补偿值来补偿载波相位误差,并且更新所述信道 均衡系数(420,430)。
-
公开(公告)号:KR100901170B1
公开(公告)日:2009-06-04
申请号:KR1020070087419
申请日:2007-08-30
Applicant: 한국전자통신연구원
Abstract: 본 발명은 시스템 클럭을 공급하는 범용 시스템 클럭공급장치에 관한 것으로, 더욱 상세하게는 무선통신시스템에서 적용할 수 있는 기준동기 신호 발생부와 상기 기준동기 신호 발생부를 이용하여 기준 신호에 동기된 무선통신시스템에 관한 것이다. 이를 위한 본 발명은, 외부 기준 신호를 입력받아 신호를 검출하는 외부동기 기준신호 검출부, 외부 기준 신호에 동기시켜 기준 신호를 발생하는 기준동기 신호발생부 및, 기준 신호에 동기시켜 시스템 클럭을 발생하는 시스템 클럭 주파수합성부를 포함하는 것을 그 특징으로 한다. 본 발명에 의하면, 시스템 클럭을 발생시키기 위해 기준 신호로서 외부 기준 신호에 동기시켜 발생시키거나 내부 기준 신호를 발생시키게 됨으로써 고유 주파수 특성과 안정적인 동기 기준 신호를 공급하게 하여, 동기 시스템에서 안정도 높고 특성이 우수한 시스템 클럭을 발생시켜 송수신 성능 및 데이터의 변복조 등에 성능을 향상시킬 수 있다.
기준 신호 발생기, 동기 무선통신 시스템, 위상고정루프, 주파수 합성기, 기준동기신호, 외부동기 기준신호-
公开(公告)号:KR100897414B1
公开(公告)日:2009-05-14
申请号:KR1020070081863
申请日:2007-08-14
Applicant: 한국전자통신연구원
Abstract: 본 발명은 광대역 싱글 캐리어 패킷 기반 무선통신 수신기에서 제한된 프리앰블 구간과 헤더 구간의 데이터를 이용하여 수신신호의 크기를 아날로그 디지털(A/D) 컨버터의 최적 입력 신호 영역 내에서 동작하도록 하는 자동 이득 제어 장치 및 방법을 개시한다. 본 발명의 자동 이득 제어 방법은 자동 이득 제어를 1차 이득 제어와 2차 정밀 이득제어 단계로 나누어 1차 이득 제어 단계에서 VGA를 사용하여 대략적인 이득값을 추정한 뒤, 2차 이득 제어단계에서 헤더 데이터 구간을 사용하여 정밀 이득값을 추정한다. 2차 이득값을 구하는 방법은 1차 이득제어값으로 제어가 된 신호를 수신하여 전력 누적기를 사용하여 신호의 전력을 계산하여 누적한 뒤, 스케일링을 한 값을 인버젼을 통해 2차 정밀 이득 제어값을 구하는 것이다. 따라서 본 발명에 따르면, 1차 신호크기 추정으로 이득을 제어한 뒤에 헤더 데이터 구간에서 2차 정밀 신호크기 추정을 수행함으로써 프리앰블에서만 이득 제어를 수행하던 기존의 방식에 비해 제어 성능이 뛰어난 장점이 있다.
Single-Carrier, 자동 이득 제어, 동기 알고리듬, 패킷 기반 무선 통신-
公开(公告)号:KR1020080050985A
公开(公告)日:2008-06-10
申请号:KR1020070081863
申请日:2007-08-14
Applicant: 한국전자통신연구원
CPC classification number: H04B1/16 , H03G3/3052 , H04L27/2601
Abstract: An AGC(Automatic Gain Control) apparatus and method for performing in a preamble and header data period are provided to prevent degradation of performance by performing secondary precise automatic gain controlling in a header data section. A primary AGC unit(220) extracts reception packet from digital-converted data in a VGA(Variable Gain-controlled Amplifier)(210) and extracts a symbol timing to calculate a primary AGC value in a preamble section. A secondary AGC unit(230) extracts the reception packet and the symbol timing from the digital-converted data to calculate a secondary control value in a header section. A switch(232) selects to digital-gain-control or an analog-gain-control an output of the secondary AGC unit. A gain controller(226) calculates gain control data according the output of a comparator(225), and a symbol timing detector(223) detects a symbol timing of a packet detected by a packet detector(222). A power calculating unit(224) calculates the average power of a preamble according to the output of the symbol timing detector, and a digital-analog converter(227) adjusts the gain of the VGA by converting the control data of gain controller in analog.
Abstract translation: 提供用于在前同步码和头部数据周期中执行的AGC(自动增益控制)装置和方法,以通过在标题数据部分中执行二次精确自动增益控制来防止性能下降。 主AGC单元(220)在VGA(可变增益控制放大器)(210)中从数字转换数据中提取接收分组,并提取符号定时以计算前导码部分中的主AGC值。 二次AGC单元(230)从数字转换数据中提取接收分组和符号定时,以计算报头部分中的辅助控制值。 开关(232)选择数字增益控制或模拟增益控制二次AGC单元的输出。 增益控制器(226)根据比较器(225)的输出来计算增益控制数据,并且符号定时检测器(223)检测由分组检测器(222)检测到的分组的符号定时。 功率计算单元(224)根据符号定时检测器的输出来计算前导码的平均功率,并且数模转换器(227)通过以模拟方式转换增益控制器的控制数据来调整VGA的增益。
-
公开(公告)号:KR100747552B1
公开(公告)日:2007-08-08
申请号:KR1020060115858
申请日:2006-11-22
Applicant: 한국전자통신연구원
Abstract: An initial coefficient acquisition device of a decision feedback equalizer using the FFT(Fast Fourier Transform) and a method thereof are provided to estimate a non-causal channel impulse response characteristic in a non-data section by using a limited preamble, and not to perform matrix operation by using the FFT. A channel impulse response estimator(41) delays a receiving signal of a time domain to convert the signal into a signal of a frequency domain, and estimates a non-causal channel impulse response. A filter coefficient obtainer extracts the predetermined number of signals from the estimated non-causal channel impulse response signal to convert the extracted signals into signals of the frequency domain, and obtains the initial coefficient value of a feed-forward filter. A feedback filter coefficient obtainer converts the estimated non-causal channel impulse response signal into a signal of the frequency domain, and converts a result, obtained by multiplying the converted signal by the initial coefficient value of the feed-forward filter, into a signal of the time domain, then calculates an initial coefficient value of the feed-forward filter.
Abstract translation: 提供了使用FFT(快速傅立叶变换)的判决反馈均衡器的初始系数获取装置及其方法,以通过使用有限的前导码来估计非数据区段中的非因果信道脉冲响应特性,并且不执行 使用FFT进行矩阵运算。 信道冲击响应估计器(41)延迟时域的接收信号以将该信号转换成频域信号,并且估计非因果信道脉冲响应。 滤波器系数获得器从估计的非因果信道脉冲响应信号中提取预定数目的信号,以将提取的信号转换成频域信号,并且获得前馈滤波器的初始系数值。 反馈滤波器系数获得器将估计的非因果信道脉冲响应信号转换成频域信号,并且将通过将转换信号乘以前馈滤波器的初始系数值而获得的结果转换为 时域然后计算前馈滤波器的初始系数值。
-
-
-
-
-
-