맞춤형 생체 조직 확장 장치, 시스템 및 방법
    3.
    发明公开
    맞춤형 생체 조직 확장 장치, 시스템 및 방법 审中-实审
    定制活检延长器,系统和方法

    公开(公告)号:KR1020170030317A

    公开(公告)日:2017-03-17

    申请号:KR1020150127755

    申请日:2015-09-09

    Abstract: 생체조직확장장치는제1 확장틀; 상기제1 확장틀로부터돌출된복수의제1 레그들; 상기제1 확장틀과상기복수의제1 레그들을각각연결시키는복수의제1 회전구조들; 상기제1 확장틀과포개진제2 확장틀; 상기제2 확장틀로부터돌출된복수의제2 레그들; 상기제2 확장틀과상기복수의제2 레그들을각각연결시키는복수의제2 회전구조들; 및상기복수의제1 레그들과상기복수의제2 레그들을각각연결시키는복수의제3 회전구조들을포함한다.

    Abstract translation: 生物标记扩增装置包括第一扩增框架; 多个第一支脚,其从第一扩展框架突出; 多个第一旋转结构,分别连接第一扩展框架和多个第一支脚; 第一扩展框架和第二扩展框架; 多个第二腿,从第二扩展框架突出; 多个第二旋转结构,分别连接第二扩展框架和多个第二支路; 以及多个第三旋转结构,分别连接所述多个第一支腿和所述多个第二支腿。

    생착률 향상을 위한 수동식 모낭 이식 식모기
    4.
    发明公开
    생착률 향상을 위한 수동식 모낭 이식 식모기 审中-实审
    用于成功率改进的手提式手提式手写工具

    公开(公告)号:KR1020170012699A

    公开(公告)日:2017-02-03

    申请号:KR1020150103801

    申请日:2015-07-22

    CPC classification number: A61B17/3468 A61B17/32053 A61B2017/00752

    Abstract: 본발명은생착률향상을위한수동식모낭이식식모기에관한것으로, 하단의내측에이식대상모낭이수용되고, 상단에이하부위에비해직경이큰 헤드를구비하는바늘부재; 상기바늘부재내에삽입되고, 상단에이하부위에비해직경이큰 누름부를구비하는봉부재; 상기바늘부재를수용하고, 상기바늘부재의하향이동을제한하는내부몸체; 상기내부몸체를수용하고, 상기바늘부재의상향이동을제한하는외부몸체;를포함하며, 상기바늘부재는, 상기내부몸체내에배치되는스프링이수축상태로부터신장하며상기헤드저면을밀어올림에따라자동후퇴한다.

    Abstract translation: 提供了一种用于增加移植物存活率的手动卵泡移植头发移植器。 手动移植头发移植器包括具有下端的针构件,该下端包含要移植的卵泡,并且具有头部,其头部的直径大于头部下端部分的上端,插入到针构件中的杆构件和 具有在其上端具有比所述推动部下方的部分大的直径的推动部,被配置为容纳所述针构件并限制所述针构件的向下运动的内主体,以及构造成容纳所述内体的外主体, 限制针构件的向上运动。 当设置在内部主体中的压缩弹簧膨胀并向上推动头部的下表面时,针构件被自动地拉出。

    대칭키 암호용 고속 (7, 3) 덧셈기
    5.
    发明公开
    대칭키 암호용 고속 (7, 3) 덧셈기 失效
    用于高速公用密钥加密

    公开(公告)号:KR1020010002008A

    公开(公告)日:2001-01-05

    申请号:KR1019990021571

    申请日:1999-06-10

    Inventor: 서정욱 이상흥

    Abstract: PURPOSE: An adder for public key encryption at high speed is provided to improve the speed of the adder in order to perform the multiplying operation quickly in a public key encryption processor. CONSTITUTION: An OR and AND part(21) receives the data from the parts(10-15). A part(21) performs a logic NOR operation of the inputs from parts(16,12). A NOR part(25) receives the inputs from the parts(21,22). A NOR part(26) receives the data from an inverter(24) and a NOR part(19). A carry output part(27) performs a logic NAND of the inputs from the parts(25,26). A NOR part(48) receives the inputs from the parts(31,32). A NOR part(49) receives the inputs from the parts(33,34). A NOR part(54) receives the inputs from an inverter and a part(35). A NOR part(55) receives the inputs from the parts(36,37). A NOR part(57) receives the inputs from the parts(48,49,54,55). A NOR part(59) receives the inputs from the parts(50-52,53). A NOR part(58) receives the inputs from the parts(45,46,56). A carry output part(60) performs the NAND operation of the inputs from the parts(57,58,59). A NOR part(87) receives the inputs from the parts(85,86).

    Abstract translation: 目的:提供一种用于高速公钥加密的加法器,以提高加法器的速度,以便在公开密钥加密处理器中快速执行乘法运算。 构成:一个OR和AND部分(21)从零件(10-15)接收数据。 部分(21)执行来自部分(16,12)的输入的逻辑“否”运算。 NOR部件(25)接收来自部件(21,22)的输入。 NOR部件(26)从逆变器(24)和NOR部件(19)接收数据。 进位输出部分(27)执行来自部件(25,26)的输入的逻辑NAND。 NOR部件(48)从部件(31,32)接收输入。 NOR部件(49)从部件(33,34)接收输入。 NOR部件(54)接收来自逆变器和部件(35)的输入。 NOR部件(55)从部件(36,37)接收输入。 NOR部件(57)从部件(48,49,54,55)接收输入。 NOR部件(59)从部件(50-52,53)接收输入。 NOR部件(58)从部件(45,46,56)接收输入。 进位输出部分(60)执行来自部件(57,58,59)的输入的NAND操作。 NOR部件(87)从部件(85,86)接收输入。

    송신 유토피아 장치
    6.
    发明授权
    송신 유토피아 장치 失效
    传播乌托邦设备

    公开(公告)号:KR100175446B1

    公开(公告)日:1999-04-01

    申请号:KR1019950052684

    申请日:1995-12-20

    Inventor: 서정욱

    Abstract: 본 발명은 초고속 정보 통신망에서 전송 선로로 ATM셀을 송출하는 데 있어서 ATM층으로 부터 물리층으로 공급되는 송신 클럭과 물리층 클럭이 비동기이기 때문에 생길 수 있는 클럭 충돌을 방지하기 위한 송신 UTOPIA 장치에 관한 것으로, 하나의 송신용 ATM셀을 순차적으로 저장하기 위한 n개의 FIFO 수단; 각 FIFO 수단의 데이터를 읽고 쓰기를 제어하기 위한 n개의 FIFO 제어수단; 상기 FIFO 수단과 FIFO 제어수단을 선택하기 위한 FIFO 선택수단; 및 상기 각 FIFO 수단의 상태를 나타내기 위한 쓰기용 FIFO 상태 표시수단으로 구성되는 것을 특징으로 한다.

    동기전송 시스템의 프레이밍 바이트 에러 검출기
    7.
    发明授权
    동기전송 시스템의 프레이밍 바이트 에러 검출기 失效
    同步传输系统框架字节错误检测器

    公开(公告)号:KR100150237B1

    公开(公告)日:1998-11-02

    申请号:KR1019940036369

    申请日:1994-12-23

    Abstract: 본 발명은 프레임동기된 STM-1 또는 STM-4 신호를 수신하여 저속의 병렬 신호로 변환한 후, 프레이밍 바이트에 대해서만 BIP-8 코드를 계산하고 프레이밍 바이트가 아닌 구간에서는 지금까지 계산된 BIP-8 코드를 그대로 유지하고 있다가 다음 번에 수신되는 프레이밍 바이트에서 연속적으로 BIP-8 코드를 계산하고, 외부의 중앙처리장치에 의해 해당 레지스터가 읽혀지면 그때까지의 계산된 BIP-8 코드값이 데이타 버스로 보내지고 BIP-8 코드를 생성하는 코드생성기는 클리어되어 다음번에 수신되는 프레이밍 바이트에서 새로운 BIP-8 코드를 계산하는 동기 전송 시스템의 프레이밍 바이트 에러 검출기에 관한 것으로서, 다음번에 이 레지스터가 읽혀질 때 까지의 시간구간 동안에 프레이밍 바이트에서의 전송오류를 하나의 레지스터를 이용하여 확인할 수 있다는 장점이 있다.

    정보 보호용 모듈러 승산 장치
    8.
    发明公开
    정보 보호용 모듈러 승산 장치 失效
    用于信息保护的模块化乘法器

    公开(公告)号:KR1019980043591A

    公开(公告)日:1998-09-05

    申请号:KR1019960061514

    申请日:1996-12-04

    Inventor: 서정욱

    Abstract: 본 발명은 정보 보호 기술을 구현하는데 사용되는 모듈러 승산 장치(modular multiplication device)에 관한 것으로, 하나의 이진 가산기를 사용하여 승산 기능과 제산 기능을 함께 수행함으로서 승산 회로와 제산 회로를 각각 따로 사용하는 기존의 모듈러 승산 장치에 비하여 하드웨어를 거의 절반 정도를 줄일 수 있는 정보 보호용 모듈러 승산 장치에 관해 개시된다.

    송신 유토피아 장치
    9.
    发明公开

    公开(公告)号:KR1019970056364A

    公开(公告)日:1997-07-31

    申请号:KR1019950052684

    申请日:1995-12-20

    Inventor: 서정욱

    Abstract: 본 발명은 초고속 정보 통신망에서 전송 선로로 ATM셀을 송출하는 데 있어서, ATM층으로부터 물리층으로 공급되는 송신 클럭과 물리층 클럭이 비동기이기 때문에 생길 수 있는 클럭 충돌을 방지하기 위한 송신 UTOPLA 장치에 관한 것으로, 하나의 송신용 ATM셀을 순차적으로 저장하기 위한 n개의 FIFO 수단; 상기 FIFO 수단과 FIFO 제어수단을 선택하기 위한 FIFO 선택수단; 및 상기 각 FIFO 수단의 상태를 나타내기 위한 쓰기용 FIFO 상태 표시수단으로 구성되는 것을 특징으로 한다.

    고속 전송 시스템의 경보발생장치
    10.
    发明公开
    고속 전송 시스템의 경보발생장치 失效
    高速传输系统的报警发生器

    公开(公告)号:KR1019960027396A

    公开(公告)日:1996-07-22

    申请号:KR1019940036380

    申请日:1994-12-23

    Abstract: 본 발명은 입력되는 시스템 상태신호를 이용해서 전송시스템에서 필요로하는 경보신호를 발생시키는 고속경보발생장치에 관한 것으로, 입력상태신호와, 입력상태신호를 주기적으로 검색하도록 하는 두개의 제어신호들(CS1, CS2)을 받아들이고 계수기초기화신호와 계수기동작신호 및 경보신호를 출력하는 입력상태검출 및 경보 발생회로(11)와, 이 입력상태 검출 및 경보발생회로(11)로 부터의 계수기초기화신호 및 계수기동작신호를 받아들여서 계수를 수생하고 계수가 완료되면 계수완료신호를 입력상태검출 및 경보발생회로(11)로 제공하는 계수기회로(12)로 구성된다. 이로써, 고속 전송 시스템으로 안정된 경보신호를 공급할 수 있는 회로를 간단하게 구성할 수 있다.

Patent Agency Ranking