Abstract:
본 발명은 보편적으로 사용중인 단발기를 패킷망에 접속시키기 위한 연동장치를 통신처리 시스템에 이용하기 위해 서비스 데이타 장치를 통한 디지틀 데이타를 패킷망에 직접 연결하게 하여 패킷통신이 가능하게 하는 패킷망 정합장치 및 방법에 관한 것이다. 본 발명은, 기존의 서비스 프로세서의 메모리를 이옹하여 데이타를 저장하게 한 후, X.25 통신프로세서를 통해 패킷망에 전달하는 구조로 되어 있다.
Abstract:
1. 청구범위에 기재된 발명이 속한 기술분야 CAM을 이용한 LAN과 광대역 종합정보 통신망 간의 정합 장치 및 그 방법. 2. 발명이 해결하려고 하는 기술적 과제 ATM망을 사용하는 LAN 사용자들의 목적지를 고속으로 분석하여, 상호 연동하도록 하고자 함. 3. 발명의 해결방법의 요지 이더네트로 유입되는 각 LAN 데이타를 필터링하여 수신 메모리로 저장하고, 이더네트로 송신할 데이타가 송신 메모리에 있으면 데이타를 읽어 목적지 이더네트로 송신하는 정합칩과, 수신된 데이타를 저장하는 수신 메모리와 이더네트로 송신 데이타를 저장하는 송신메모리, 수신 또는 송신 데이타의 목적지 분석을 고속으로 처리하기 위한 라우팅 테이블용 캠(CAM), 캠(CAM) 테이블을 이용하여 송수신 데이타의 목적지를 분석하고, 제어 신호를 출력하는 프로세서, 제어 신호에 따라 이더네트와 ATM 정합부 간의 데이터를 정합하는 제어수단 및 직접억세스제어(DMAC) 기능을 가진 칩을 구비함. 4. 발명의 중요한 용도 LAN 정합 장치.
Abstract:
본 발명은 통신처리 시스템/복합 망 정합장치 및 그를 이용한 데이터 전송방법에 관한 것으로서, 2개의 송수신 FIFO를 각각 구비한 통신처리 시스템 정합 수단, LAN 정합 수단 및 ATM 정합 수단과, 상기 각 정합 수단을 통해 수신된 데이터의 목적지별 테이블을 만들어 저장하는 캠과, 상기 각 정합 수단의 송신용 데이터를 저장하는 3개의 제 1데이터 메모리와, 상기 각 정합 수단의 수신용 데이터를 저장하는 3개의 제 2데이터 메모리를 구비하고, 통신처리 시스템, LAN, ATM 망으로부터 유입되는 데이터가 있는지를 확인하는 단계와, 상기 유입되는 데이터를 상기 제 2데이터 메모리에 저장하고 그 저장 상태를 출력하는 단계와, 상기 캠을 이용하여 상기 수신된 데이터의 목적지를 고속으로 분석하는 단계와, 상기 분석된 목적지에 따라 수신된 데이터를 통신처� � 시스템 데이터 포맷 또는 이더넷 LAN 데이터 포맷 또는 ATM 데이터 포맷으로 변환하여 상기 제 1데이터 메모리로 격납하고 저장상태를 출력하는 단계와, 상기 데이터를 읽어 목적지별 정합 수단의 FIFO를 통해 고속으로 전송한 후 전송 상태를 출력하는 단계로 구성되어 범용으로 사용되는 전화망(PSTN), 데이터망(PSDN) 가입자들이 통신처리시스템을 통하여 ATM 망, LAN에 연결된 정보를 주고 받을 수 있다는 장점이 있다.
Abstract:
The device increases the number of subscribers by increment of card between digital matching block and circuit connection unit, and is enable to communicate data above 100 subscribers. The device includes a digital interconnection line matching means (41) which executes matching of a PCM signal, a low level processor means (43) which controls telephone network matching device, a signal service means (42) which executes a service function, a line connecting means (47) which reduces a hardware width of signal service means (42), a circuit connecting means (44) which connects a subscriber matching device to computers. The circuit connecting means (47) includes a receiving means (521), mode/address parity detection means (523), a timing means (524), a data parity detection means (525), a transmitting means (522), a series/parallel register means (526), a buffer means (528), and a modem (532).
Abstract:
본 발명은 대용량 통신처리장치의 ATM 망 정합 서브시스템 장치에 관한 것으로서, ATM 망 정합 서브시스템 장치는 정보 이용자들의 양적인 팽창과 이들의 정보 수용 능력에 쉽게 대처하고, PC 통신 서비스와 인터네트 서비스를 동시에 제공하는 저 비용의 대용량 서비스 장치로서 전화망이나 ISDN을 이용하여 PC 통신 서비스나 인터네트 서비스를 제공받기 원하는 정보 이용자들은 ATM 망정합 서브시스템 장치를 통하여 문자 방식 서비스와 인터네트 서비스를 제공받을 수 있으며, 현재 활성화되고 있는 PC 통신 서비스, 인터네트 서비스 등을 광대역 ATM 망을 통하여 실현함으로써, ATM 망은 대용량의 광대역 서비스를 제공할 수 있기 때문에 저속의 정보 이용자들이 접속하는 통신처리장치에서 보다 고속화된 서비스를 제공할 수 있으며, 정보 이용자들에게 대용 량의 고속화된 정보 서비스가 가능해지므로 정보 통신 서비스가 활성화될 것이고, 대량의 정보 유통이 가능해지기 때문에 정보의 다양화를 유도할 수 있으며, 또한 ATM 망에서의 정보 이용이 활성화되면 광대역 ATM 망을 중심으로 한 서비스를 발전시킬 수 있는 효과가 있다.
Abstract:
1. 청구범위에 기재된 발명이 속하는 기술분야 본 발명은 통신 처리 시스템과 B-ISDN간의 정합 장치 및 방법에 관한 것임. 2. 발명이 해결하고자하는 기술적 요지 본 발명은 통신처리시스템을 통하여 B-ISDN을 통해 정보 제공자들이 제공하는 각종 정보들을 상호 연동하게 하는 통신 처리 시스템과 광대역 종합 정보 통신망간의 정합 장치 및 방법을 제공하는데 그 목적이 있다. 3. 발명의 해결 방법의 요지 본 발명은 통신처리시스템 가입자들의 데이터를 수신하여 저장한 후, 전송하는 제 1 저장 및 전송수단; 광대역 종합 정보 통신망의 데이터를 저장한 후, 전송하는 제 2 저장 및 전송수단; 및 목적지 테이블을 이용하여 목적지를 고속으로 분석하여 각 목적지로 데이터 전송을 제어하는 프로세서 및 제어부를 포함한다. 4. 발명의 중요한 용도 본 발명은 통신 처리 시스템과 B-ISDN을 상호 연동하게 하여 데이터를 송수신하는데 이용됨.
Abstract:
1. 청구범위에 기재된 발명이 속한 기술분야 광대역 종합정보통신망 단말 어댑터에서의 가변비트율 데이타와 고정비트율 데이타를 동시에 처리하는 전송장치 및 그 방법. 2. 발명이 해결하려고 하는 기술적 과제 고정비트율 데이타 및 가변비트율 데이타를 정보의 유실없이 동시에 처리할 수 있는 전송장치 및 그 방법을 제공하고자 함. 3. 발명의 해결방법의 요지 가변비트율 데이타를 저장하는 제1 FIFO와 고정비트율 데이타를 저장하는 제2 FIFO를 구비하고, 수신된 데이타의 종류를 파악하여 그 종류에 따라 FIFO 제어신호를 출력하고, ATM 물리계층이 데이타를 수신할 수 있는 상태이면 FIFO에 저장된 데이타를 53옥텟단위로 읽어 ATM 물리계층으로 전송하는 제어수단을 구비함. 4. 발명의 중요한 용도 가변비트율 데이타와 고정비트율 데이타를 송수신하는 ATM 정합장치에 이용됨.