Abstract:
물리 계층에서의 타임스탬핑 장치 및 그 방법이 개시된다. 본 발명의 일 실시예에 따른 타임스탬핑 장치는 물리 계층을 통해 시간 동기화 패킷을 식별하게 하는 마커를 삽입하거나 수신한 패킷의 마커를 제거하고 타임스탬프를 생성한다. 이에 의해 정확하고 정밀한 타임스탬핑이 가능하다. 시간 동기화, 타임스탬프, IEEE 1588, 물리 계층
Abstract:
PURPOSE: A time stamping apparatus at a physical layer and a method thereof are provided to offer time stamping having high accuracy through simple algorithm without amending network configuration, and to reduce delay, jitter, and uncertainties produced in a process of time stamping. CONSTITUTION: A first time stamping unit(10) products a time stamp after inserting a marker into a synchronizing packet at a physical layer based on a sequence ID of a time sync packet. A second time stamping unit(20) produces the time stamp after confirming the time sync packet through the marker of the packet which is received at the physical layer by receiving packet from the terminals connected to network.
Abstract:
시그니처 정보를 이용한 물리계층에서의 타임스탬프 처리장치 및 그 방법이 개시된다. 본 발명의 일 실시예에 따른 타임스탬프 처리장치는 의사 난수열을 이용하여 타 단말로 송신할 메시지에 동기화 메시지임을 식별할 수 있는 시그니처 정보를 할당하고, 물리계층 상에서 시그니처 정보를 검증한다. 이에 의해 정확하고 정밀한 타임스탬프 처리가 가능하다. 시간 동기화, 타임스탬프, IEEE 1588, 물리계층, signature, PRBS, 기약다항식
Abstract:
PURPOSE: An apparatus and a method for processing a timestamp using signature information in a physical layer are provided to improve accuracy by reducing a delay, jitter and uncertainness according to the performance of a timestamp in a physical layer. CONSTITUTION: A first timestamp processor(10) allocates signature information for indentifying a synchronization message to a transmitting message through a pseudo random number. A first timestamp processor verifies the signature information in a physical layer, and a second timestamp processor(20) verifies a pseudo random number of a message on the physical layer. Accordingly, the second timestamp processor discriminates whether or not the message is the synchronization message.
Abstract:
본 발명은 광 전달 망에서 송신장치가 데이터를 송신하는 방법에 관한 것이다. 본 발명에 따른 데이터 송신 방법은 정보 데이터가 할당되는 제1 영역과 정보 데이터가 할당되지 않는 제2 영역을 포함하는 인-밴드 영역 및 패리티 정보를 포함하는 아웃-밴드 영역을 포함하는 광 송신 유닛 프레임을 생성하고, 상기 광 송신 유닛 프레임을 통하여 데이터를 송신한다.
Abstract:
고속 이더넷 처리를 위한 MAC 제어기가 개시된다. 40기가급 이상의 이더넷 전송 구조에 채택된 미디어 독립적 인터페이스(Media Independent Interface, MII)가 구현된 미디어 액세스 컨트롤(Media Access Control, MAC) 제어기에 있어서, MAC 제어기에 포함되는 RS(Reconciliation Sublayer)는, 프리앰블을 생성하는 프리앰블 생성부; 생성된 프리앰블을 계층으로부터 수신된 데이터 프레임에 부가하며, 데이터 프레임으로부터 MII 규격에 따른 컨트롤 신호를 생성하고 데이터 프레임을 MII 규격에 맞게 재구성하는 하향 데이터 정합 처리부;를 포함한다. 이에 의해 RS와 MAC 간의 이더넷 프레임의 고속 처리가 가능해진다.
Abstract:
PURPOSE: A data transmission process and an apparatus thereof for improving error correction capability in optical transmission network are provided to improve the error correction capability and increase the transmission speed. CONSTITUTION: A frame generating unit(120) generates a light transmission unit frame including an in-band area and an out-band area. The in-band area includes a first with information data and a second area without information data. The out-band domain includes parity information. A signal mapping unit(110) maps information data in the first area. A transmission unit(130) transmits a mapped information data.
Abstract:
PURPOSE: A multi-lane signal transmitting device and a receiving device thereof are provided to receive and transmit a multi-lane signal with an inverse multiplexing mode, and to adjust speed of the device according to properties of multi-lanes. CONSTITUTION: A transmission hierarchical mapping unit maps divided tributary signals into light transmission hierarchical signals of a plurality of channels. The transmission hierarchical mapping unit inserts virtual lane marker information to an overhead interval. A byte distributor(304a-304d) divides light transmission hierarchical signal frames to a plurality of virtual lanes. A n:1 bit multiplexer performs bit multiplex of an optical transmission tributary signal having virtual lane signals outputted from the byte distributor.
Abstract:
본 발명은 기가비트 이더넷(GbE) 신호를 광 전송 계위(OTH) 구조에 정합하는 장치에 관한 것으로, GbE에 포함되어 있는 이더넷 프레임 중 근원지 주소와 GbE 입력 포트 위치를 메모리에 실시간으로 저장하고, GFP 프레임의 페이로드에 해당하는 이더넷 프레임 중 목적지 주소를 메모리의 테이블 정보와 비교하여 GbE의 출력 포트 위치를 검색하고, GbE 프레임과 GFP프레임 간의 다중화/역다중화를 통한 상호 수용 기능을 제공하는 것을 특징으로 한다.