-
公开(公告)号:KR100666162B1
公开(公告)日:2007-01-09
申请号:KR1020050126791
申请日:2005-12-21
Applicant: 한국항공우주연구원
IPC: G06F12/00
Abstract: A module for controlling a mass memory of a satellite is provided to increase processing efficiency of data stored in the mass memory and correctly download the stored data to the ground in a needed period by advancing a command of a CPU with priority set in hardware. An access arbiter(110) determines an input signal cycle applied to the mass memory(30) among the input signal cycles for multiple tasks to be processed on the basis of the control from the CPU of the satellite by the set priority. A multiplexer(120) generates a control and access signal to be applied to the mass memory according to determination of the access arbiter. An error corrector(130) calculates an ECC(Error Checking and Correction) code value for correcting an error generated in the mass memory. An initializer(140) sets up operation configuration by setting a register value of the mass memory. A task unit(150) sets up, generates, and stores a cycle signal for executing each task by the control of the access arbiter.
Abstract translation: 提供一种用于控制卫星的大容量存储器的模块,以提高存储在大容量存储器中的数据的处理效率,并且通过在硬件中设置优先级的CPU的命令,在需要的时间段内将存储的数据正确地下载到地面。 访问仲裁器(110)基于来自卫星的CPU的控制设定优先级,确定在待处理的多个任务的输入信号周期内施加到大容量存储器(30)的输入信号周期。 多路复用器(120)根据访问仲裁器的确定产生要施加到大容量存储器的控制和访问信号。 误差校正器(130)计算用于校正在大容量存储器中产生的误差的ECC(错误检查和校正)代码值。 初始化器(140)通过设置大容量存储器的寄存器值来建立操作配置。 任务单元(150)通过访问仲裁器的控制来设置,生成和存储用于执行每个任务的周期信号。
-
公开(公告)号:KR100419184B1
公开(公告)日:2004-02-18
申请号:KR1020010084614
申请日:2001-12-26
Applicant: 한국항공우주연구원
IPC: G01R19/00
Abstract: PURPOSE: A latch-up simulator is provided to increase the credibility of an artificial satellite system by simulating a rapid current change according to a real latch-up phenomenon. CONSTITUTION: A programmable voltage pattern generator(1) generates a voltage pattern which is needed by a user. A voltage/current converting circuit(2) converts the voltage pattern generated in the programmable voltage pattern generator(1) into a current value. A TR(Table Row) amplifying circuit(3) controls the current value by applying a current value converted in the voltage/current converting circuit(2) to a base current of a transistor to control a turn-on current. The programmable voltage pattern generator(1) includes an N-bit counter/timer for controlling time and a 8-bit micro controller comprised of a D/A(Digital/Analog) converter for converting a digital voltage value into an analog voltage value.
Abstract translation: 目的:提供闩锁模拟器,通过根据实际闭锁现象模拟快速电流变化来提高人造卫星系统的可信度。 构成:可编程电压模式发生器(1)产生用户需要的电压模式。 电压/电流转换电路(2)将在可编程电压模式发生器(1)中产生的电压模式转换为电流值。 TR(Table Row)放大电路(3)通过将在电压/电流转换电路(2)中转换的电流值施加到晶体管的基极电流以控制导通电流来控制电流值。 可编程电压模式发生器(1)包括用于控制时间的N位计数器/定时器和由用于将数字电压值转换为模拟电压值的D / A(数字/模拟)转换器组成的8位微控制器。
-
公开(公告)号:KR1020030054453A
公开(公告)日:2003-07-02
申请号:KR1020010084614
申请日:2001-12-26
Applicant: 한국항공우주연구원
IPC: G01R19/00
Abstract: PURPOSE: A latch-up simulator is provided to increase the credibility of an artificial satellite system by simulating a rapid current change according to a real latch-up phenomenon. CONSTITUTION: A programmable voltage pattern generator(1) generates a voltage pattern which is needed by a user. A voltage/current converting circuit(2) converts the voltage pattern generated in the programmable voltage pattern generator(1) into a current value. A TR(Table Row) amplifying circuit(3) controls the current value by applying a current value converted in the voltage/current converting circuit(2) to a base current of a transistor to control a turn-on current. The programmable voltage pattern generator(1) includes an N-bit counter/timer for controlling time and a 8-bit micro controller comprised of a D/A(Digital/Analog) converter for converting a digital voltage value into an analog voltage value.
Abstract translation: 目的:提供闩锁模拟器,通过根据实际的闩锁现象模拟快速电流变化来增加人造卫星系统的可信度。 构成:可编程电压模式发生器(1)产生用户需要的电压模式。 电压/电流转换电路(2)将在可编程电压模式发生器(1)中产生的电压模式转换成电流值。 TR(表行)放大电路(3)通过将在电压/电流转换电路(2)中转换的电流值施加到晶体管的基极电流来控制导通电流来控制电流值。 可编程电压模式发生器(1)包括用于控制时间的N位计数器/定时器和由用于将数字电压值转换为模拟电压值的D / A(数字/模拟)转换器组成的8位微控制器。
-
公开(公告)号:KR101747546B1
公开(公告)日:2017-06-15
申请号:KR1020150162110
申请日:2015-11-18
Applicant: 한국항공우주연구원
Abstract: 본발명은 S 대역트랜스폰더에리던던시인터페이스를제공하는 RF 전치단구조에관한것으로, 본발명의일 실시예는제1 및제2 옴니안테나와하이게인안테나에대한리던던시인터페이스를제공하는 RF 전치단구조에있어서, 상기제1 및제2 옴니안테나와하이게인안테나와접속되어업링크신호및 다운링크신호를특정경로로선택적으로전달하는제1 내지제3 다이플렉서와; 상기제1 내지제3 다이플렉서의출력신호를증폭하는제1 내지제3 저잡음증폭기와; 상기제1 내지제3 저잡음증폭기로부터출력되는업링크신호를수신하여 2개의출력으로분기하여출력하며, 제1 및제2 트랜스폰더의송신기로부터전송되는다운링크신호를상기제2 및제3 다이플렉스로출력하는제1 내지제3 하이브리드커플러와; 상기제1 및제3 하이브리드커플러로부터출력되는업링크신호를수신하여제1 트랜스폰더의수신기로제공하고, 상기제2 및제3 하이브리드커플러로부터출력되는업링크신호를수신하여제2 트랜스폰더의수신기로제공하는제1 및제2 방향성커플러; 및상기제1 및제2 트랜스폰더의제1 및제2 송신기로부터전송되는다운링크신호에대해 2개의출력포트로스위치하여출력하는 DPDT 스위치를포함하는것을특징으로한다.
-
公开(公告)号:KR1020170058511A
公开(公告)日:2017-05-29
申请号:KR1020150162110
申请日:2015-11-18
Applicant: 한국항공우주연구원
Abstract: 본발명은 S 대역트랜스폰더에리던던시인터페이스를제공하는 RF 전치단구조에관한것으로, 본발명의일 실시예는제1 및제2 옴니안테나와하이게인안테나에대한리던던시인터페이스를제공하는 RF 전치단구조에있어서, 상기제1 및제2 옴니안테나와하이게인안테나와접속되어업링크신호및 다운링크신호를특정경로로선택적으로전달하는제1 내지제3 다이플렉서와; 상기제1 내지제3 다이플렉서의출력신호를증폭하는제1 내지제3 저잡음증폭기와; 상기제1 내지제3 저잡음증폭기로부터출력되는업링크신호를수신하여 2개의출력으로분기하여출력하며, 제1 및제2 트랜스폰더의송신기로부터전송되는다운링크신호를상기제2 및제3 다이플렉스로출력하는제1 내지제3 하이브리드커플러와; 상기제1 및제3 하이브리드커플러로부터출력되는업링크신호를수신하여제1 트랜스폰더의수신기로제공하고, 상기제2 및제3 하이브리드커플러로부터출력되는업링크신호를수신하여제2 트랜스폰더의수신기로제공하는제1 및제2 방향성커플러; 및상기제1 및제2 트랜스폰더의제1 및제2 송신기로부터전송되는다운링크신호에대해 2개의출력포트로스위치하여출력하는 DPDT 스위치를포함하는것을특징으로한다.
Abstract translation: 本发明是S波段到RF射频前级的结构,提供了一个冗余接口的应答器,RF前置级结构,其中本发明的实施例提供一种冗余接口到所述第一mitje 2全向天线和一个高增益天线 在头两个mitje所述全向天线和第一至其连接到高增益天线选择性传输作为上行链路信号和下行链路信号到一个特定的路径的第三双工器; 第一至第三低噪声放大器,用于放大第一至第三双工器的输出信号; 第一至第三接收从所述低噪声放大器的输出分支输出到两个输出的上行链路信号,并且所述第一mitje 2输出在三个从应答器的发射器发射的下行链路信号模具挠曲第二mitje 第一至第三混合耦合器; 接收来自所述第一接收mitje的上行信号3级混合耦合器,以提供所述第一应答器的接收器,提供到所述第二应答器的第二mitje第三接收器接收从混合耦合器的输出的上行链路信号 第一和第二定向耦合器; DPDT开关用于切换到两个输出端口,用于从第一和第二应答器的第一和第二发送器发送的下行链路信号。
-
公开(公告)号:KR100465421B1
公开(公告)日:2005-01-13
申请号:KR1020020077882
申请日:2002-12-09
Applicant: 한국항공우주연구원
IPC: G06F13/00
Abstract: PURPOSE: A hardware memory scrubber is provided to shorten scrub time and reduce load by performing the memory scrub with hardware in a memory system of a satellite. CONSTITUTION: A scrub control block(110) generates a scrub execution control signal for executing the scrub of a mass memory control FPGA(Field Programmable Gate Array)(200), a page generating signal for scrubbing each page of a memory, and an address needed for executing the scrub. A multiplexer block(120) transmits the address, the data, and the control signal of the scrub control block to the mass memory FPGA. The scrub control block comprises a control block generating the scrub control signal by checking the time for executing the scrub, an address generating block generating the address needed for the scrub, and a page generating block generating the control signal for selecting the scrub page of a mass memory.
Abstract translation: 目的:提供硬件内存擦除器,通过在卫星的存储器系统中用硬件执行内存擦洗来缩短擦洗时间并减少负载。 构成:擦洗控制块(110)产生用于执行大容量存储器控制FPGA(现场可编程门阵列)(200)的擦洗的擦洗执行控制信号,用于擦洗存储器的每页的页面产生信号,以及地址 需要执行擦洗。 多路复用器块(120)将擦洗控制块的地址,数据和控制信号传送到大容量存储器FPGA。 擦洗控制块包括通过检查执行擦洗的时间而产生擦洗控制信号的控制块,产生擦洗所需的地址的地址产生块和产生用于选择擦除的擦除页的控制信号的页面产生块 大众记忆。
-
公开(公告)号:KR100731208B1
公开(公告)日:2007-06-20
申请号:KR1020040111650
申请日:2004-12-24
Applicant: 한국항공우주연구원
Abstract: 본 발명은 인공위성 등과 같은 첨단 시스템에서 로컬 버스를 통해 대량의 데이터를 전송하고 데이터 수신 완료에 대한 사실을 한번만 확인하여 데이터 송수신에 소요되는 시간을 대폭 줄일 수 있는 통신 방법을 제공하는 것으로, 라이팅 시종신호, 소정의 모듈타입 신호 및 소정의 서브 어드레스신호를 다수의 입출력 보드들에게 전송하는 제 1 단계; 입출력 보드의 해당 서브 모듈이 제어 데이터를 보내라는 승낙신호를 상기 로컬 버스를 통해 보내옴에 따라, 입출력 라이팅신호를 전송하고 소정의 제어 데이터를 로컬 버스를 통해 연속적으로 입출력 보드의 해당 서브 모듈에게 전송한 후 라이팅 시종신호를 전송하는 제 2 단계; 제어명령이 모두 수신되면, 수신된 제어명령이 일정한 동작의 수행을 지시하는 것인지 또는 자신의 상태에 관한 데이터를 요구하는 것인지를 판단하는 제 3 단계; 제어명령이 일정한 동작을 지시하는 것이면, 수신된 제어명령이 지시하는 동작을 수행하는 제 4 단계; 및 제어명령이 상태에 관한 데이터를 요구하는 것이면, 자신의 상태 정보를 수집하고, 리딩 시종신호와 입출력 리딩신호를 로컬 버스를 통해 전송하여 입출력 리딩신호에 따라 수집한 상태 데이터를 연속적으로 입출력 컨트롤러에게 전송한 후 리딩 시종신호를 전송하는 제 5 단계를 포함한다.
로컬, 버스, 데이터, 제어, 통신-
公开(公告)号:KR1020040050736A
公开(公告)日:2004-06-17
申请号:KR1020020077882
申请日:2002-12-09
Applicant: 한국항공우주연구원
IPC: G06F13/00
Abstract: PURPOSE: A hardware memory scrubber is provided to shorten scrub time and reduce load by performing the memory scrub with hardware in a memory system of a satellite. CONSTITUTION: A scrub control block(110) generates a scrub execution control signal for executing the scrub of a mass memory control FPGA(Field Programmable Gate Array)(200), a page generating signal for scrubbing each page of a memory, and an address needed for executing the scrub. A multiplexer block(120) transmits the address, the data, and the control signal of the scrub control block to the mass memory FPGA. The scrub control block comprises a control block generating the scrub control signal by checking the time for executing the scrub, an address generating block generating the address needed for the scrub, and a page generating block generating the control signal for selecting the scrub page of a mass memory.
Abstract translation: 目的:提供硬件存储器擦除器,以通过使用卫星存储系统中的硬件执行内存擦除来缩短擦除时间并减少负载。 洗涤控制块(110)产生用于执行大容量存储器控制FPGA(现场可编程门阵列)(200)的擦洗的擦洗执行控制信号,用于擦除存储器的每一页的页面产生信号和地址 需要执行擦洗。 多路复用器块(120)将擦除控制块的地址,数据和控制信号发送到大容量存储器FPGA。 擦洗控制块包括通过检查执行擦洗的时间产生擦洗控制信号的控制块,产生擦洗所需的地址的地址生成块,以及生成控制信号的页生成块,用于选择擦除页的擦除页 大量记忆
-
公开(公告)号:KR100693315B1
公开(公告)日:2007-03-13
申请号:KR1020050129950
申请日:2005-12-26
Applicant: 한국항공우주연구원
IPC: G01R29/08
Abstract: A multipactor testing system and method using a phase detecting device in a continuous wave mode are provided to detect the multipactor generating time and exact RF(Radio Frequency) input power even in using a continuous wave as an RF signal source and to test a multipactor of all kinds of RF passive elements with low cost and simple structure. A multipactor testing system using a phase detecting device in a continuous wave mode is composed of a vacuum chamber(400) equipped with a test object(420); an RF signal generator for applying a continuous wave type RF signal to the test object from the outside of the vacuum chamber; an RF coupler electrically connected between the RF signal generator and the test object to extract an RF input signal applied from the RF signal generator and an RF reflected signal reflected from the test object; and an RF mixer detecting the phase difference between the RF input signal and the RF reflected signal by mixing the RF input signal and the RF reflected signal extracted by the RF coupler.
Abstract translation: 提供了一种使用连续波模式的相位检测装置的多重测试系统和方法,即使在使用连续波作为RF信号源的情况下,也能够检测多重器产生时间和准确的RF(射频)输入功率,并测试多重器 各种射频无源元件成本低,结构简单。 以连续波模式使用相位检测装置的多重测试系统由装备有测试对象(420)的真空室(400) RF信号发生器,用于从真空室的外部向测试对象施加连续波型RF信号; 射频耦合器,电连接在所述射频信号发生器和所述测试对象之间,以提取从所述射频信号发生器施加的射频输入信号和从所述测试对象反射的射频反射信号; 以及RF混频器,通过混合由RF耦合器提取的RF输入信号和RF反射信号来检测RF输入信号与RF反射信号之间的相位差。
-
公开(公告)号:KR1020060072885A
公开(公告)日:2006-06-28
申请号:KR1020040111650
申请日:2004-12-24
Applicant: 한국항공우주연구원
Abstract: 본 발명은 인공위성 등과 같은 첨단 시스템에서 로컬 버스를 통해 대량의 데이터를 전송하고 데이터 수신 완료에 대한 사실을 한번만 확인하여 데이터 송수신에 소요되는 시간을 대폭 줄일 수 있는 통신 방법을 제공하는 것으로, 라이팅 시종신호, 소정의 모듈타입 신호 및 소정의 서브 어드레스신호를 다수의 입출력 보드들에게 전송하는 제 1 단계; 입출력 보드의 해당 서브 모듈이 제어 데이터를 보내라는 승낙신호를 상기 로컬 버스를 통해 보내옴에 따라, 입출력 라이팅신호를 전송하고 소정의 제어 데이터를 로컬 버스를 통해 연속적으로 입출력 보드의 해당 서브 모듈에게 전송한 후 라이팅 시종신호를 전송하는 제 2 단계; 제어명령이 모두 수신되면, 수신된 제어명령이 일정한 동작의 수행을 지시하는 것인지 또는 자신의 상태에 관한 데이터를 요구하는 것인지를 판단하는 제 3 단계; 제어명령이 일정한 동작을 지시하는 것이면, 수신된 제어명령이 지시하는 동작을 수행하는 제 4 단계; 및 제어명령이 상태에 관한 데이터를 요구하는 것이면, 자신의 상태 정보를 수집하고, 리딩 시종신호와 입출력 리딩신호를 로컬 버스를 통해 전송하여 입출력 리딩신호에 따라 수집한 상태 데이터를 연속적으로 입출력 컨트롤러에게 전송한 후 리딩 시종신호를 전송하는 제 5 단계를 포함한다.
로컬, 버스, 데이터, 제어, 통신
-
-
-
-
-
-
-
-
-