Abstract:
전원 손실 이후 데이터 손실을 방지하기 위한 메모리 저장 장치 및 방법이 개시된다. 메모리 저장 방법은 사용자가 요구하는 매핑 테이블의 복구 시간에 기초하여 데이터가 기록될 복수의 사용자 블록들 중 기록할 예정인 복수의 제1 사용자 블록들을 결정하는 단계; 상기 결정된 제1 사용자 블록들에 블록들에 데이터를 기록하는 단계; 상기 데이터가 기록된 제1 사용자 블록들의 스페어(spare) 영역 및 마지막 페이지에 제1 매핑 테이블을 기록하는 단계; 및 상기 제1 사용자 블록들 전부에 데이터가 기록되면, 상기 시스템 페이지에 기록된 제1 사용자 블록들을 데이터의 기록이 완료된 제2 사용자 블록들로 전환하고, 전환된 제2 사용자 블록들에 대한 제2 매핑 테이블을 맵 블록의 맵 페이지에 기록하는 단계를 포함할 수 있다.
Abstract:
소거 대상 블록의 매핑 테이블을 저장하는 플래시 메모리 제어장치 및 방법이 개시된다. 호스트 인터페이스부는 호스트와 제어신호 및 데이터를 송수신하고, 메모리 인터페이스부는 호스트로부터 수신된 제어신호에 따라 데이터를 플래시 메모리에 저장하거나 플래시 메모리로부터 독출한다. 저장부에는 플래시 메모리에서 데이터가 저장되는 복수의 페이지 각각의 논리 주소에 대응하는 복수의 엔트리에 각 페이지의 물리 주소가 기록된 주소 변환 테이블이 저장되며, 플래시 메모리의 각 블록의 물리 주소에 대응하는 복수의 엔트리에 각 블록에 포함된 무효 페이지의 개수 및 동일한 개수의 무효 페이지를 포함하는 다른 블록의 물리 주소가 기록된 블록 매핑 테이블과, 플래시 메모리의 각 블록에 포함된 무효 페이지의 개수에 대응하는 복수의 엔트리에 각 블록의 물리 주소가 기록된 소거 대상 블록 테이블이 더 저장된다.
Abstract:
쓰기 데이터 패턴 인식에 의한 플래시 메모리 관리 장치 및 방법이 개시된다. 데이터 분석부는 플래시 메모리의 각 셀에 저장되는 비트 저장 패턴을 분석하고, 데이터 매칭부는 데이터 분석부의 분석 결과에 따라 비트 저장 패턴에 대응하는 대체 패턴을 매칭시킨다. 본 발명에 따르면, 저장 데이터 패턴 인식 기반 플래시 메모리 비트 패턴 저장 기법에 의해 최대한 적은 수의 "0" 비트를 페이지에 저장함으로써 낸드 플래시 메모리의 신뢰성 및 내구성을 향상시킬 수 있다. 또한 낸드 플래시 디바이스의 구조와 셀 배열을 변화시키지 않고 메모리 제어기에서 관리가 가능하기 때문에 기법의 적용이 쉽고 간단하다.
Abstract:
에러 정정 코드의 저장을 위한 플래시 메모리 제어장치 및 방법이 개시된다. 페이지 단위로 데이터가 저장되며, 상기 페이지가 사전에 설정된 개수의 섹터로 구성된 플래시 메모리를 제어하기 위하여, 호스트 인터페이스부는 호스트와 제어신호 및 데이터를 송수신하며, 메모리 인터페이스부는 호스트로부터 쓰기 제어신호와 함께 수신된 쓰기 대상 데이터 및 쓰기 대상 데이터에 대응하여 생성된 에러 정정 코드를 플래시 메모리의 페이지에 저장하되, 쓰기 대상 데이터가 저장되는 데이터 영역에 해당하는 복수의 섹터 중 사전에 설정된 개수의 섹터에 대응하는 영역을 에러 정정 코드의 저장영역으로 추가 할당한다.
Abstract:
인트라예측의의존성에기반하여고속병렬처리하는방법및 이를이용하는비디오복호화장치가개시된다. 인트라예측의의존성에기반한비디오병렬처리방법은픽처를구성하는코딩트리유닛을분할하는적어도하나의코딩유닛중에서인트라코딩된코딩유닛을검출하는단계와, 코딩트리유닛상에서인트라코딩된코딩유닛의위치에기반하여코딩트리유닛에대한인트라예측의실제데이터의존성을결정하는단계와, 실제데이터의존성을이용하여코딩트리유닛에대한병렬처리를수행하는단계를포함한다. 따라서, 인트라예측에있어서코딩트리유닛간의실제데이터의존성을검출하고, 검출된실제데이터의존성만을고려하여비디오를병렬처리할수 있다.
Abstract:
반도체 장치는 반도체 기판 및 상기 반도체 기판 상에 수직으로 적층된 복수의 층들을 포함한다. 반도체 장치는 연속적인 주소공간을 갖는 데이터를 복수의 층들 중 서로 인접한 제1 층 및 제2 층에 분할하여 저장하고, 데이터가 분할되어 저장된 제1 층의 제1 위치 및 제2 층의 제2 위치는 수직으로 인접하지 않는다. 데이터가 저장되는 반도체 장치의 복수의 층들의 위치들을 서로 간에 수직으로 인접하지 않게 함으로써, 데이터에 대한 반복된 접근에 의해 반도체 장치에서 발생하는 열을 분산시킬 수 있다. 수직 방향으로 열 확산이 집중되는 것이 방지됨으로써, 반도체 장치에 핫-스팟이 생성되는 것을 방지할 수 있고 반도체 장치에 물리적인 고장이 발생하는 것을 방지할 수 있다.
Abstract:
쓰기 데이터 패턴 인식에 의한 플래시 메모리 관리 장치 및 방법이 개시된다. 데이터 분석부는 플래시 메모리의 각 셀에 저장되는 비트 저장 패턴을 분석하고, 데이터 매칭부는 데이터 분석부의 분석 결과에 따라 비트 저장 패턴에 대응하는 대체 패턴을 매칭시킨다. 본 발명에 따르면, 저장 데이터 패턴 인식 기반 플래시 메모리 비트 패턴 저장 기법에 의해 최대한 적은 수의 "0" 비트를 페이지에 저장함으로써 낸드 플래시 메모리의 신뢰성 및 내구성을 향상시킬 수 있다. 또한 낸드 플래시 디바이스의 구조와 셀 배열을 변화시키지 않고 메모리 제어기에서 관리가 가능하기 때문에 기법의 적용이 쉽고 간단하다.