Abstract:
Shuffler (100) zweiter Ordnung, der Folgendes umfasst:eine erste Menge von N Akkumulatoren (120.1-120.N), wobei jeder erste Akkumulator entsprechende Einheitselementeauswahlsignale eines Digital-Analog-Umsetzers (DAU) (240) empfangen soll, jeweils zum Akkumulieren von Werten, die die entsprechenden Auswahlsignale darstellen, und zum Generieren entsprechender erster Akkumulatorausgangswerte;einen ersten Korrektor (360), der für die ersten Akkumulatoren vorgesehen ist zum Komprimieren eines Bereichs der ersten Akkumulatorausgangswerte für jeden ersten Akkumulator, während der Kontext jedes ersten Akkumulators unter Bezugnahme auf die anderen ersten Akkumulatoren beibehalten wird;eine zweite Menge von N Akkumulatoren (130.1-130.N), wobei jeder zweite Akkumulator entsprechende erste Akkumulatorausgangswerte empfangen soll, jeweils zum Akkumulieren der entsprechenden Ausgangswerte und zum Generieren entsprechender zweiter Akkumulatorausgangswerte;einen zweiten Korrektor (370), der für die zweiten Akkumulatoren vorgesehen ist zum Komprimieren eines Bereichs der zweiten Akkumulatorausgangswerte für jeden zweiten Akkumulator, während der Kontext jedes zweiten Akkumulators unter Bezugnahme auf die anderen zweiten Akkumulatoren beibehalten wird; und eine Menge von N Addierern zum Kombinieren jedes der ersten und zweiten Akkumulatorausgangswerte.
Abstract:
Ein Sigma-Delta-Analog-Digital-Umsetzer (”&Sgr;&Dgr;-ADU”) kann ein Schleifenfilter, einen ADU, einen Rückkopplungs-Digital-Analog-Umsetzer (”DAU”) und eine Steuerschaltung enthalten. Der Rückkopplungs-DAU kann mehrere Einheitselemente (Widerstände, Kondensatoren oder Stromquellen) enthalten, die idealerweise zueinander identisch sind, aber aufgrund von während der Herstellung eingeführten Fehlanpassungsfehlern variieren. Fehlanpassungsfehler können Signalfehler einführen, die in einem &Sgr;&Dgr;-ADU-Ausgangssignal unerwünschte Rauschfrequenzen generieren. Ausführungsformen der vorliegenden Erfindung liefern einen stabilitätskorrigierten Shuffler zweiter Ordnung, der ein Formen der Frequenzantwort durch den &Sgr;&Dgr;-ADU gestattet, um den Effekt des Fehlanpassungsfehlers zwischen DAU-Einheitselementen zu reduzieren. Der Shuffler zweiter Ordnung kann Akkumulationskorrektoren enthalten zum Unterdrücken einer Sättigung für Akkumulatoren innerhalb des Shufflers. Die Unterdrückung kann den Bereich von Akkumulationswerten für jeden Akkumulator komprimieren, während der Kontext für die Werte beibehalten wird, um den Betrieb des Shufflers zweiter Ordnung zu stabilisieren.
Abstract:
A one terminal capacitor interface circuit (40) for sensing the capacitance of a capacitor (52) includes a differential integrating amplifier (44) having an input common mode voltage and two summing nodes (66) and (68) whose voltage is substantially equal to the input common mode voltage, a switching circuit (57) for charging the capacitor (52) to a first voltage level (Vx) in a first phase(Phl ), connecting, in a second phase (Ph2), the capacitor (52) to one of the summing nodes (66) of the differential amplifier (44) to provide a first output (Vop); charging the capacitor (52) to a second voltage level (Vz) in a third phase (Ph3), and connecting, in a fourth phase (Ph4), the capacitor (52) to the other summing node (68) of the differential amplifier (44) to provide a second output (Von); the combined first and second outputs (Vop) and (Von), representing the capacitance of the capacitor (52) substantially independent of the input common mode voltage.