Stabilitätskorrektur für einen Shuffler eines SIGMA-DELTA-ADU

    公开(公告)号:DE112013000908B4

    公开(公告)日:2021-08-26

    申请号:DE112013000908

    申请日:2013-02-08

    Abstract: Shuffler (100) zweiter Ordnung, der Folgendes umfasst:eine erste Menge von N Akkumulatoren (120.1-120.N), wobei jeder erste Akkumulator entsprechende Einheitselementeauswahlsignale eines Digital-Analog-Umsetzers (DAU) (240) empfangen soll, jeweils zum Akkumulieren von Werten, die die entsprechenden Auswahlsignale darstellen, und zum Generieren entsprechender erster Akkumulatorausgangswerte;einen ersten Korrektor (360), der für die ersten Akkumulatoren vorgesehen ist zum Komprimieren eines Bereichs der ersten Akkumulatorausgangswerte für jeden ersten Akkumulator, während der Kontext jedes ersten Akkumulators unter Bezugnahme auf die anderen ersten Akkumulatoren beibehalten wird;eine zweite Menge von N Akkumulatoren (130.1-130.N), wobei jeder zweite Akkumulator entsprechende erste Akkumulatorausgangswerte empfangen soll, jeweils zum Akkumulieren der entsprechenden Ausgangswerte und zum Generieren entsprechender zweiter Akkumulatorausgangswerte;einen zweiten Korrektor (370), der für die zweiten Akkumulatoren vorgesehen ist zum Komprimieren eines Bereichs der zweiten Akkumulatorausgangswerte für jeden zweiten Akkumulator, während der Kontext jedes zweiten Akkumulators unter Bezugnahme auf die anderen zweiten Akkumulatoren beibehalten wird; und eine Menge von N Addierern zum Kombinieren jedes der ersten und zweiten Akkumulatorausgangswerte.

    Stabilitätskorrektur für einen Shuffler eines SIGMA-DELTA-ADU

    公开(公告)号:DE112013000908T5

    公开(公告)日:2014-10-23

    申请号:DE112013000908

    申请日:2013-02-08

    Abstract: Ein Sigma-Delta-Analog-Digital-Umsetzer (”&Sgr;&Dgr;-ADU”) kann ein Schleifenfilter, einen ADU, einen Rückkopplungs-Digital-Analog-Umsetzer (”DAU”) und eine Steuerschaltung enthalten. Der Rückkopplungs-DAU kann mehrere Einheitselemente (Widerstände, Kondensatoren oder Stromquellen) enthalten, die idealerweise zueinander identisch sind, aber aufgrund von während der Herstellung eingeführten Fehlanpassungsfehlern variieren. Fehlanpassungsfehler können Signalfehler einführen, die in einem &Sgr;&Dgr;-ADU-Ausgangssignal unerwünschte Rauschfrequenzen generieren. Ausführungsformen der vorliegenden Erfindung liefern einen stabilitätskorrigierten Shuffler zweiter Ordnung, der ein Formen der Frequenzantwort durch den &Sgr;&Dgr;-ADU gestattet, um den Effekt des Fehlanpassungsfehlers zwischen DAU-Einheitselementen zu reduzieren. Der Shuffler zweiter Ordnung kann Akkumulationskorrektoren enthalten zum Unterdrücken einer Sättigung für Akkumulatoren innerhalb des Shufflers. Die Unterdrückung kann den Bereich von Akkumulationswerten für jeden Akkumulator komprimieren, während der Kontext für die Werte beibehalten wird, um den Betrieb des Shufflers zweiter Ordnung zu stabilisieren.

    ONE TERMINAL CAPACITOR INTERFACE CIRCUIT
    3.
    发明申请
    ONE TERMINAL CAPACITOR INTERFACE CIRCUIT 审中-公开
    一个终端电容接口电路

    公开(公告)号:WO2006098976A3

    公开(公告)日:2007-04-05

    申请号:PCT/US2006008214

    申请日:2006-03-08

    CPC classification number: G01D5/24 G01P15/125 H03M3/34 H03M3/458

    Abstract: A one terminal capacitor interface circuit (40) for sensing the capacitance of a capacitor (52) includes a differential integrating amplifier (44) having an input common mode voltage and two summing nodes (66) and (68) whose voltage is substantially equal to the input common mode voltage, a switching circuit (57) for charging the capacitor (52) to a first voltage level (Vx) in a first phase(Phl ), connecting, in a second phase (Ph2), the capacitor (52) to one of the summing nodes (66) of the differential amplifier (44) to provide a first output (Vop); charging the capacitor (52) to a second voltage level (Vz) in a third phase (Ph3), and connecting, in a fourth phase (Ph4), the capacitor (52) to the other summing node (68) of the differential amplifier (44) to provide a second output (Von); the combined first and second outputs (Vop) and (Von), representing the capacitance of the capacitor (52) substantially independent of the input common mode voltage.

    Abstract translation: 用于感测电容器(52)的电容的单端电容器接口电路(40)包括具有输入共模电压的差分积分放大器(44)和两个加法节点(66)和(68),其电压基本上等于 所述输入共模电压,用于将所述电容器(52)充电到第一相(Ph1)中的第一电压电平(Vx)的开关电路(57),在第二相(Ph2)中连接所述电容器(52) 到差分放大器(44)的求和节点(66)之一以提供第一输出(Vop); 在第三相(Ph3)中将电容器(52)充电到第二电压电平(Vz),并且在第四相(Ph4)中将电容器(52)连接到差分放大器的另一个求和节点(68) (44)以提供第二输出(Von); 组合的第一和第二输出(Vop)和(Von),表示电容器(52)的电容基本上与输入共模电压无关。

Patent Agency Ranking