-
公开(公告)号:DE112018006436T5
公开(公告)日:2020-09-17
申请号:DE112018006436
申请日:2018-11-30
Applicant: APPLE INC
Inventor: DU DINGKUN , FLETCHER JAY B
Abstract: Es wird ein Spannungsreglerschaltung offenbart. In einer Ausführungsform schließt ein Spannungsregler mit niedriger Abfallspannung (LDO-Spannungsregler) eine Spannungsschleife und eine Stromschleife ein. Die Stromschleife schließt einen Sourcefolger ein, der mit einem Ausgangsknoten des LDO-Spannungsreglers gekoppelt ist, wobei der Sourcefolger mit einem PMOS-Transistor implementiert ist. Die Stromschleife schließt auch einen Stromspiegel ein, der zwischen einer ersten Abzweigung der Stromschleife und einer zweiten Abzweigung der Stromschleife gekoppelt ist. Der Sourcefolger ist in der zweiten Abzweigung der Stromschleife implementiert. Die Spannungsschleife schließt eine Verstärkerschaltung mit einem invertierenden Eingang ein, der mit dem Ausgangsknoten gekoppelt ist, und einem nicht-invertierenden Eingang, der zum Empfang einer Referenzspannung gekoppelt ist. Der Ausgang des Verstärkers ist mit dem Gate-Anschluss des PMOS-Transistors des Stromspiegels gekoppelt.
-
公开(公告)号:DE112018003069T5
公开(公告)日:2020-02-27
申请号:DE112018003069
申请日:2018-05-23
Applicant: APPLE INC
Inventor: DU DINGKUN , FLETCHER JAY B
Abstract: Es wird ein Spannungsregler offenbart. Der Spannungsregler ist kaskadiert, einschließlich einer ersten und einer zweiten Stufe. Die erste Stufe kann eine kondensatorlose erste Stufe sein, die einen Sourcefolger beinhaltet, der mit einem ersten PMOS-Transistor implementiert ist, wobei der erste PMOS-Transistor eine erste Referenzspannung an seinem jeweiligen Gate-Anschluss empfängt. Die erste Stufe ist gekoppelt, um eine erste Spannung von einer externen Spannungsversorgung zu empfangen und eine zweite Spannung an die zweite Stufe bereitszustellen. Die zweite Stufe kann direkt und ausschließlich mit der ersten Stufe gekoppelt sein, ohne dass ein Kondensator oder ein Anschluss am Ausgang der ersten Stufe vorgesehen ist. Die zweite Stufe kann eine Ausgangsspannung an einem Ausgangsknoten bereitstellen, wobei die Ausgangsspannung kleiner als die zweite Spannung ist.
-
公开(公告)号:DE112018006436B4
公开(公告)日:2022-03-24
申请号:DE112018006436
申请日:2018-11-30
Applicant: APPLE INC
Inventor: DU DINGKUN , FLETCHER JAY B
Abstract: Schaltung, umfassend:einen Spannungsregler (100) mit niedriger Abfallspannung (LDO-Spannungsregler) mit einer Spannungsschleife und einer Stromschleife, wobei die Stromschleife umfasst:einen an einen Ausgangsknoten gekoppelten Sourcefolger, wobei der Sourcefolger einen ersten PMOS-Transistor (MP1) einschließt;einen Stromspiegel, der zwischen einer ersten Abzweigung der Stromschleife und einer zweiten Abzweigung der Stromschleife gekoppelt ist, wobei der Stromspiegel die erste und die zweite Abzweigung miteinander koppelt und wobei der Sourcefolger in der zweiten Abzweigung implementiert ist, undwobei die Spannungsschleife umfasst:eine Verstärkerschaltung (Av) mit einem invertierenden Eingang, der mit dem Ausgangsknoten gekoppelt ist, einem nicht-invertierenden Eingang, der zum Empfang einer Referenzspannung (VRef) gekoppelt ist, und einem Verstärkerausgang, der mit einem Gate-Anschluss des ersten PMOS-Transistors (MP1) gekoppelt ist;wobei die Stromschleife dazu konfiguriert ist, eine Laststrommenge zu steuern, die einer mit dem Spannungsregler gekoppelten Lastschaltung bereitgestellt wird, undwobei die Spannungsschleife dazu konfiguriert ist, eine der Lastschaltung bereitgestellte Ausgangsspannung zu steuern, wobei LDO-Spannungsregler ferner umfasst:eine Vorspannungsstromquelle (Ib), die zwischen der Stromschleife und einem Erdungsknoten gekoppelt ist;einen Vorspannungstransistor (MN1) in der ersten Abzweigung der Stromschleife, wobei der Vorspannungstransistor (MN1) zwischen dem Stromspiegel und der Vorspannungsstromquelle (Ib) gekoppelt ist.
-
-