Method and system for detecting the frame boundary of a data stream received in forward error correction layer in the ethernet

    公开(公告)号:GB2504915A

    公开(公告)日:2014-02-19

    申请号:GB201119649

    申请日:2010-07-29

    Applicant: IBM

    Abstract: The present invention discloses a method and system for detecting the frame boundary of a data stream received in Forward Error Correction layer in the Ethernet. The method comprises: intercepting data with the length of a frame from the data stream; validating FEC check for the data with the length of a frame from the start position of the data with the length of a frame; if the FEC check for the data with the length of a frame is not correct, then from the next bit of the ending position of the data with the length of a frame, assuming the data stream position jumping sbn bits as the start position of next frame of data to be intercepted, wherein sbn is an integer that is larger than the pipeline delay of the hardware circuit in FEC layer in the Ethernet and is prime with the length of the frame; returning to the intercepting step; if the FEC check for the data with the length of a frame is correct, the start position of the data with the length of a frame is determined to be the frame boundary position of the data stream. The present invention can increase the speed of frame boundary detection and the speed of frame synchronization without adding any overheads of hardware.

    Verfahren und System zur Erkennung der Rahmengrenze eines in der Vorwärtsfehlerkorrekturschicht im Ethernet empfangenen Datenstroms

    公开(公告)号:DE112010003445B4

    公开(公告)日:2013-07-11

    申请号:DE112010003445

    申请日:2010-07-29

    Applicant: IBM

    Abstract: Verfahren zur Erkennung der Rahmengrenze eines in der Vorwärtsfehlerkorrekturschicht (Forward Error Correction (FEC) layer) im Ethernet empfangenen Datenstroms, wobei das Verfahren Folgendes umfasst: Abtrennen von Daten mit der Länge eines Rahmens vom Datenstrom; Durchführen einer Gültigkeitsprüfung der FEC-Prüfung für die Daten mit der Länge eines Rahmens von der Startposition der Daten mit der Länge eines Rahmens; falls die FEC-Prüfung für die Daten mit der Länge eines Rahmens nicht korrekt ist, Annehmen der vom nächsten Bit der Endposition der Daten mit der Länge eines Rahmens um sbn Bit weitergesprungenen Datenstromposition als Startposition des nächsten abzutrennenden Datenrahmens, wobei sbn eine ganze Zahl ist, die größer als die Pipeline-Verzögerung der Hardware-Schaltung in der FEC-Schicht im Ethernet und teilerfremd mit der Länge des Rahmens ist. Zurückkehren zum Abtrennschritt; falls die FEC-Prüfung für die Daten mit der Länge eines Rahmens korrekt ist, Festlegen der Startposition der aktuellen Daten mit der Länge eines Rahmens als Rahmengrenzenposition des Datenstroms.

    Verfahren und System zur Erkennung der Rahmengrenze eines in der Vorwärtsfehlerkorrekturschicht im Ethernet empfangenen Datenstroms

    公开(公告)号:DE112010003445T5

    公开(公告)日:2012-11-29

    申请号:DE112010003445

    申请日:2010-07-29

    Applicant: IBM

    Abstract: Die vorliegende Erfindung offenbart ein Verfahren und ein System zur Erkennung der Rahmengrenze eines in der Vorwärtsfehlerkorrekturschicht im Ethernet empfangenen Datenstroms. Das Verfahren umfasst Folgendes: Abtrennen von Daten mit der Länge eines Rahmens vom Datenstrom; Gültigkeitsprüfung der FEC-Prüfung für die Daten mit der Länge eines Rahmens von der Startposition der Daten mit der Länge eines Rahmens; falls die FEC-Prüfung für die Daten mit der Länge eines Rahmens nicht korrekt ist, Annehmen der vom nächsten Bit der Endposition der Daten mit der Länge eines Rahmens um sbn Bit weitergesprungenen Datenstromposition als Startposition des nächsten abzutrennenden Datenrahmens, wobei sbn eine ganze Zahl ist, die größer als die Pipeline-Verzögerung der Hardware-Schaltung und teilerfremd mit der Länge des Rahmen ist; Zurückkehren zum Abtrennschritt; falls die FEC-Prüfung für die Daten mit der Länge eines Rahmens korrekt ist, wird die Startposition der Daten mit der Länge eines Rahmens als Rahmengrenzenposition des Datenstroms festgelegt. Die vorliegende Erfindung kann die Geschwindigkeit der Rahmengrenzenerkennung und die Geschwindigkeit der Rahmensynchronisation erhöhen, ohne den Hardware-Aufwand zu vergrößern.

Patent Agency Ranking