-
公开(公告)号:DE10202879B4
公开(公告)日:2004-01-29
申请号:DE10202879
申请日:2002-01-25
Applicant: INFINEON TECHNOLOGIES AG
Inventor: REINDL CHRISTIAN
Abstract: The present invention provides a DLL (Delay-Locked Loop) circuit having: a delay device (1) for generating at least one delayed clock signal (7) from an input clock signal (6); a phase detector (2) for comparing the delayed clock signal (7) with the input clock signal (6); a first control device (3, 4) for generating a first control signal (5) for influencing a delay time of the delay device (1); a device (12) for generating a signal Q (Q), whose frequency is proportional to the reciprocal of the delay time (Delay) of the delay device (1); a device (13, 23) for evaluating the signal Q (Q) and generating an output signal (17); and a second control device (15) for modifying the first control signal in accordance with the output signal (17). The present invention likewise provides a method for generating a control signal of a DLL circuit.
-
公开(公告)号:DE102013211551A1
公开(公告)日:2013-12-19
申请号:DE102013211551
申请日:2013-06-19
Applicant: INFINEON TECHNOLOGIES AG
Inventor: CEBALLOS JOSE LUIS , REINDL CHRISTIAN
IPC: H03F3/45
Abstract: Gemäß einer Ausführungsform beinhaltet ein Verfahren die Aktivierung eines ersten Halbleiterschalters mit einem an einen ersten Eingang einer Bootstrapschaltung gekoppelten ersten Schaltknoten, einem zweiten Schaltknoten und einem an ein erstes Ende eines Kondensators der Bootstrapschaltung gekoppelten Steuerungsknoten. Ein erstes Ende des Kondensators wird an den ersten Eingang der Bootstrapschaltung gekoppelt und ein zweites Ende des Kondensators wird auf eine erste Spannung gesetzt. Als Nächstes wird das erste Ende des Kondensators vom ersten Eingang der Bootstrapschaltung entkoppelt, und das zweite Ende des Kondensators wird auf eine zweite Spannung gesetzt. Der Steuerungsknoten wird auf eine den ersten Halbleiterschalter einschaltende erste Aktivierungsspannung erhöht.
-
公开(公告)号:DE102013211557B4
公开(公告)日:2017-05-24
申请号:DE102013211557
申请日:2013-06-19
Applicant: INFINEON TECHNOLOGIES AG
Inventor: CEBALLOS JOSE LUIS , PACA JONATHAN , REINDL CHRISTIAN
Abstract: Schaltung, welche Folgendes aufweist: eine Vorwärtswegschaltung, welche Folgendes aufweist: einen Verstärker, einen automatisch auf null abgleichenden Schalter, der zwischen einen Eingang des Verstärkers und einen Ausgang des Verstärkers geschaltet ist, eine erste Zerhackerschaltung mit einem Eingang, der mit einem Eingang der Vorwärtswegschaltung gekoppelt ist, und einem Ausgang, der mit dem Eingang des Verstärkers gekoppelt ist, eine zweite Zerhackerschaltung mit einem Eingang, der mit dem Ausgang des Verstärkers gekoppelt ist, und einem Ausgang, der mit einem Ausgang der Vorwärtswegschaltung gekoppelt ist, eine Rückkopplungsschaltung, welche Folgendes aufweist: einen Rückkopplungsschalter, einen Rückkopplungskondensator, der ein mit einem Ausgang des Verstärkers gekoppeltes erstes Ende aufweist, eine dritte Zerhackerschaltung, die zwischen den Eingang der Vorwärtswegschaltung und ein erstes Ende des Rückkopplungsschalters geschaltet ist, eine vierte Zerhackerschaltung, die zwischen ein zweites Ende des Rückkopplungsschalters und ein zweites Ende des Rückkopplungskondensators geschaltet ist.
-
公开(公告)号:DE10202879A1
公开(公告)日:2003-10-16
申请号:DE10202879
申请日:2002-01-25
Applicant: INFINEON TECHNOLOGIES AG
Inventor: REINDL CHRISTIAN
Abstract: The present invention provides a DLL (Delay-Locked Loop) circuit having: a delay device (1) for generating at least one delayed clock signal (7) from an input clock signal (6); a phase detector (2) for comparing the delayed clock signal (7) with the input clock signal (6); a first control device (3, 4) for generating a first control signal (5) for influencing a delay time of the delay device (1); a device (12) for generating a signal Q (Q), whose frequency is proportional to the reciprocal of the delay time (Delay) of the delay device (1); a device (13, 23) for evaluating the signal Q (Q) and generating an output signal (17); and a second control device (15) for modifying the first control signal in accordance with the output signal (17). The present invention likewise provides a method for generating a control signal of a DLL circuit.
-
公开(公告)号:DE102017130462A1
公开(公告)日:2018-06-21
申请号:DE102017130462
申请日:2017-12-19
Applicant: INFINEON TECHNOLOGIES AG
Inventor: REINDL CHRISTIAN , BOGNER PETER , KROPFITSCH MICHAEL
Abstract: Gemäß einer Ausführungsform beinhaltet ein Verfahren zum Betreiben einer Schaltung mit geschaltetem Kondensator das Voraufladen eines Kondensators unter Verwendung eines Spannungspuffers mit einem Eingang, der mit einem Eingangsknoten der Schaltung mit geschaltetem Kondensator gekoppelt ist, und einem Ausgang, der mit dem Kondensator gekoppelt ist, das Koppeln des Eingangsknotens mit dem Kondensator, wobei auf dem Kondensator eine erste Ladung gesammelt wird, und das Integrieren der ersten Ladung unter Verwendung eines Integrators.
-
公开(公告)号:DE102013211375A1
公开(公告)日:2013-12-19
申请号:DE102013211375
申请日:2013-06-18
Applicant: INFINEON TECHNOLOGIES AG
Inventor: ALBANER ARMIN , CEBALLOS JOSE LUIS , REINDL CHRISTIAN
IPC: H03M3/02
Abstract: Gemäß einer Ausführungsform beinhaltet die Schaltung einen Analogzerhackerkreis, der über einen mit einem Systemeingang gekoppelten ersten Eingang und einen mit einem ersten Zerhackersignal gekoppelten zweiten Eingang verfügt, einen überabtastenden Datenwandler, dessen Eingang mit einem Ausgang des Analogzerhackerkreises gekoppelt ist, wobei der überabtastende Datenwandler konfiguriert ist, ein überabgetastetes Digitalsignal am Ausgang des überabtastenden Datenwandlers herzustellen. Des Weiteren beinhaltet die Schaltung ein Digitalfilter, dessen Eingang mit dem Ausgang des überabtastenden Datenwandlers gekoppelt ist, und einen Digitalzerhackerkreis, der einen mit dem Ausgang des überabtastenden Datenwandlers gekoppelten ersten Eingang und einen mit einem zweiten Zerhackersignal gekoppelten zweiten Eingang umfasst. Das Digitalfilter ist konfiguriert, um durch den überabtastenden Datenwandler erzeugtes Quantisierungsrauschen zu filtern.
-
公开(公告)号:DE102015109542B4
公开(公告)日:2021-03-25
申请号:DE102015109542
申请日:2015-06-15
Applicant: INFINEON TECHNOLOGIES AG
Inventor: CEBALLOS JOSE LUIS , REINDL CHRISTIAN , STOJANOVIC SNEZANA
Abstract: Elektronische Vorrichtung, umfassend:eine erste Integratorstufe, die zur Integrierung eines Eingangssignals eingerichtet ist, wobei ein Ausgang der ersten Integratorstufe eingerichtet ist, auf Basis eines Steuersignals mit einem Eingang einer ersten Komparatorstufe oder mit einem Eingang einer zweiten Komparatorstufe gekoppelt zu werden;eine zweite Integratorstufe, die mit der ersten Integratorstufe in Kaskade gekoppelt ist, wobei ein Ausgang der zweiten Integratorstufe eingerichtet ist, auf Basis des Steuersignals und/oder eines weiteren Steuersignals mit dem Eingang der ersten Komparatorstufe oder mit dem Eingang der zweiten Komparatorstufe gekoppelt zu werden; undeinen Multiplexer, der eingerichtet ist, eine Ausgabe der ersten Komparatorstufe und eine Ausgabe der zweiten Komparatorstufe zu empfangen und die Ausgabe der ersten Komparatorstufe und die Ausgabe der zweiten Komparatorstufe abwechselnd auszugeben.
-
公开(公告)号:DE102013211375B4
公开(公告)日:2017-08-31
申请号:DE102013211375
申请日:2013-06-18
Applicant: INFINEON TECHNOLOGIES AG
Inventor: ALBANER ARMIN , CEBALLOS JOSE LUIS , REINDL CHRISTIAN
Abstract: Schaltung, umfassend: einen Analogzerhackerkreis, der einen ersten Eingang, der mit einem Systemeingang gekoppelt ist, und einen zweiten Eingang, der mit einem ersten Zerhackersignal gekoppelt ist, umfasst; einen überabtastenden Datenwandler, dessen Eingang mit einem Ausgang des Analogzerhackerkreises gekoppelt ist, wobei der überabtastende Datenwandler konfiguriert ist, ein überabgetastetes digitales Signal an einem Ausgang des überabtastenden Datenwandlers herzustellen; ein Digitalfilter, das einen mit dem Ausgang des überabtastenden Datenwandlers gekoppelten Eingang umfasst, wobei das Digitalfilter konfiguriert ist, durch den überabtastenden Datenwandler erzeugtes Quantisierungsrauschen zu filtern; und ein Digitalzerhackerkreis, der einen ersten Eingang, der mit dem Ausgang des Digitalfilters gekoppelt ist, und einen zweiten Eingang, der mit einem zweiten Zerhackersignal gekoppelt ist, umfasst; wobei das erste Zerhackersignal und das zweite Zerhackersignal dieselbe Frequenz umfassen; wobei eine Phase des zweiten Zerhackersignals gegenüber dem ersten Zerhackersignal um einen ersten Phasenversatz verzögert ist; und wobei der erste Phasenversatz einen Phasenversatz des Digitalfilters ausgleicht.
-
公开(公告)号:DE102013211551B4
公开(公告)日:2016-10-20
申请号:DE102013211551
申请日:2013-06-19
Applicant: INFINEON TECHNOLOGIES AG
Inventor: CEBALLOS JOSE LUIS , REINDL CHRISTIAN
Abstract: Verfahren, umfassend: die Aktivierung eines ersten Halbleiterschalters (M1) mit einem an einen ersten Eingang (Vα) einer Bootstrapschaltung (222, 300, 422) gekoppelten ersten Schaltknoten, einem zweiten Schaltknoten und einem an ein erstes Ende eines Kondensators (C1) der Bootstrapschaltung gekoppelten Steuerungsknoten, wobei die Aktivierung Folgendes umfasst: das Koppeln des ersten Endes des Kondensators (C1) an den ersten Eingang (Vα) der Bootstrapschaltung, das Setzen eines zweiten Endes des Kondensators (C1) auf eine erste Spannung, das Entkoppeln des ersten Endes des Kondensators (C1) von dem ersten Eingang (Vα) der Bootstrapschaltung, nachdem das erste Ende des Kondensators (C1) angekoppelt wurde und das zweite Ende des Kondensators (C1) auf die erste Spannung gesetzt worden ist, und das Setzen des zweiten Endes des Kondensators (C1) auf eine zweite Spannung, nachdem das erste Ende des Kondensators (C1) entkoppelt wurde, wobei der Steuerungsknoten des ersten Halbleiterschalters (M1) auf eine den ersten Halbleiterschalter (M1) einschaltende erste Aktivierungsspannung (φ1phv) erhöht wird; und die Deaktivierung des ersten Halbleiterschalters (M1), wobei die Deaktivierung Folgendes umfasst: das Koppeln des ersten Endes des Kondensators (C1) an den ersten Eingang (Vα) der Bootstrapschaltung und das Setzen des zweiten Endes des Kondensators (C1) auf die erste Spannung.
-
公开(公告)号:DE102015109542A1
公开(公告)日:2015-12-17
申请号:DE102015109542
申请日:2015-06-15
Applicant: INFINEON TECHNOLOGIES AG
Inventor: CEBALLOS JOSE LUIS , REINDL CHRISTIAN , STOJANOVIC SNEZANA
IPC: H03M3/00
Abstract: Beispielhafte Implementierungen von Vorrichtungen und Methoden stellen eine Umwandlung von analog auf digital eines analogen Eingangs bereit. Ein Mehrstufen-Modulator kann unter Anwendung einer Vorwärtskopplungsmethode abwechselnd integrierte Abtastwerte des analogen Eingangs in digitale Darstellungen umwandeln. Beispielsweise ist ein Modulator angeordnet, abwechselnd die digitalen Darstellungen auszugeben, um eine digitale Darstellung des analogen Eingangs zu bilden.
-
-
-
-
-
-
-
-
-