MISCHSIGNALSCHALTUNG, VERFAHREN UND VORRICHTUNGEN ZUM TESTEN VON MISCHSIGNALSCHALTUNGEN

    公开(公告)号:DE102023129499A1

    公开(公告)日:2024-12-05

    申请号:DE102023129499

    申请日:2023-10-26

    Applicant: INTEL CORP

    Abstract: Eine Mischsignalschaltung kann eine analoge Schaltung und eine digitale Schaltung, die mit der analogen Schaltung gekoppelt ist, beinhalten, wobei die analoge Schaltung dazu ausgelegt ist, in einem normalen Betriebsmodus der digitalen Schaltung ein analoges Signal bereitzustellen, wobei die digitale Schaltung dazu ausgelegt ist, im normalen Betriebsmodus der analogen Schaltung ein digitales Signal bereitzustellen, die Mischsignalschaltung ferner einen Testsignalgenerator beinhalten kann, der dazu ausgelegt ist, während eines Testbetriebsmodus das digitale Signal von der digitalen Schaltung zu empfangen, ein Testsignal basierend auf dem digitalen Signal zu erzeugen und das Testsignal der digitalen Schaltung bereitzustellen, wobei der Testsignalgenerator dazu ausgelegt ist, das Testsignal unter Verwendung einer Emulation der analogen Schaltung zu erzeugen.

    VERFAHREN UND VORRICHTUNGEN ZUR VERBESSERUNG DER AUFLÖSUNG EINES TDC

    公开(公告)号:DE102022102289A1

    公开(公告)日:2022-09-01

    申请号:DE102022102289

    申请日:2022-02-01

    Applicant: INTEL CORP

    Abstract: TDC-Schaltung, die zu Folgendem ausgelegt ist: Empfangen eines Referenztakt(REF)-Signals und eines Signals, das von einem LO abgeleitet wird; Erzeugen mehrerer digitaler Werte, die eine gemessene Phasendifferenz zwischen dem Signal, das von dem LO abgeleitet wird, und dem REF-Signal angeben, wobei jeder der mehreren digitalen Werte aus einer eindeutigen Menge aus mehreren Mengen von TDC-Messkomponenten-Quantisierungsstufen bestimmt wird; Erzeugen einer kombinierten Reihe von Quantisierungsstufen basierend auf einer Kombination der mehreren Mengen von TDC-Messkomponenten-Quantisierungsstufen; und Ermitteln eines kombinierten digitalen Werts aus der kombinierten Reihe von Quantisierungsstufen und mindestens einem der mehreren digitalen Werte, um eine Ausgabe der TDC-Schaltung zu erzeugen. Die kombinierte Reihe von Quantisierungsstufen kann durch Summieren gleichzeitig auftretender Stufen jeder der mehreren Mengen von TDC-Messkomponenten-Quantisierungsstufen erzeugt werden.

    Ein Konzept für eine digitale gesteuerte Schleife und ein digitales Schleifenfilter

    公开(公告)号:DE102019135800A1

    公开(公告)日:2021-07-01

    申请号:DE102019135800

    申请日:2019-12-27

    Applicant: INTEL CORP

    Abstract: Beispiele beziehen sich auf eine digital gesteuerte Oszillator-Schaltungsanordnung, digital gesteuerte Oszillations-Mittel, ein Verfahren für einen digital gesteuerten Oszillator, eine digitale Schleifenfilter-Schaltungsanordnung, digitale Schleifenfilter-Mittel, ein Verfahren für ein digitales Schleifenfilter, eine Phasenregelschleife-Schaltungsanordnung und Phasenregelschleife, eine Benutzervorrichtung und eine Basisstation. Die digital gesteuerte Oszillator-Schaltungsanordnung umfasst eine Eingangs-Schaltungsanordnung zum Erhalten eines Frequenz-Einstellungssignals, das Frequenz-Einstellungssignal umfassend eine Mehrzahl von Signalkomponenten, eine Auswahlschaltungsanordnung zum Auswählen einer Signalkomponente aus der Mehrzahl von Signalkomponenten des Frequenz-Einstellungssignals basierend auf einem Oszillationssignal der digital gesteuerten Oszillator-Schaltungsanordnung, eine Signal-Erzeugungsschaltungsanordnung zum Erzeugen des Oszillationssignals basierend auf der ausgewählten Signalkomponente des Frequenz-Einstellungssignals und eine Ausgangs-Schaltungsanordnung zum Bereitstellen des Oszillationssignals.

    Frequenzsynthese mit einem durch einen opportunistischen Phasenregelkreis erzeugten Referenzsignal

    公开(公告)号:DE102020102919A1

    公开(公告)日:2020-12-10

    申请号:DE102020102919

    申请日:2020-02-05

    Applicant: INTEL CORP

    Abstract: Es werden Systeme, Verfahren und Schaltungsanordnungen zum Erzeugen eines Hochfrequenzsignals (HF-Signals) mit einer gewünschten Hochfrequenz fHFbereitgestellt. In einem Beispiel enthält ein Frequenz-„Synthesizer“-System einen Taktgeber, einen opportunistischen Phasenregelkreis (PLL) und einen HF-PLL. Die Taktschaltungsanordnung ist dafür konfiguriert, ein Taktsignal mit einer Frequenz fXTLzu erzeugen. Der opportunistische Phasenregelkreis (PLL) ist dafür konfiguriert, ein Referenzsignal mit einer Referenzfrequenz fREFzu erzeugen, die nahe einer freilaufenden Frequenz eines Oszillators in dem opportunistischen PLL ist. Der opportunistische PLL ist dafür konfiguriert, das Referenzsignal mit dem Taktsignal zu synchronisieren. Der HF-PLL ist dafür konfiguriert, das HF-Signal mit der gewünschten Hochfrequenz zu erzeugen und das HF-Signal mit dem Referenzsignal zu synchronisieren.

Patent Agency Ranking