-
公开(公告)号:DE102019135728A1
公开(公告)日:2020-07-02
申请号:DE102019135728
申请日:2019-12-23
Applicant: INTEL CORP
Inventor: SUBBAREDDY DHEERAJ , PRASAD KAVITHA , NALAMALPU ANKIREDDY , GUPTA HARSHA , ATSATT SEAN R , BALL JAMES , RAGHAVA SHARATH
IPC: H03K19/173 , G06F15/78 , H04L12/933
Abstract: [0073] Hier beschriebene Techniken können die Bereitstellung eines programmierbaren Verbindungsnetzwerks (z. B. eines programmierbaren Netzwerk-auf-Chip (NOC) betreffen. Ein Verfahren kann Bestimmen eines Übertragungsparameters, Bonden eines oder mehrerer Kanäle eines Verbindungsnetzwerks mindestens teilweise auf der Basis des Übertragungsparameters und Stromversorgungs-Torschalten etwaiger unbenutzter Kanäle nach dem Boden umfassen.
-
2.
公开(公告)号:DE102019122363A1
公开(公告)日:2020-02-20
申请号:DE102019122363
申请日:2019-08-20
Applicant: INTEL CORP
Inventor: RAGHAVA SHARATH , SUBBAREDDY DHEERAJ , PRASAD KAVITHA , NALAMALPU ANKIREDDY , GUPTA HARSHA
Abstract: Eine Zentralverarbeitungseinheit (CPU) kann direkt an eine doppelreihige Beschleuniger-Arbeitsspeichermodul(DIMM)-Karte gekoppelt sein, die in einen DIMM-Schlitz eingesteckt ist. Die CPU kann eine Master-Arbeitsspeichersteuerung enthalten, die über eine Schnittstelle mit niedriger Latenz und doppelter Datenrate (DDR) Anforderungen sendet oder Aufgaben zur Beschleuniger-DIMM-Karte auslagert. Die Beschleuniger-DIMM-Karte kann eine Slave-Arbeitsspeichersteuerung zum Übersetzen der empfangenen Anforderungen, einen Decodierer zum Decodieren der übersetzten Anforderungen, Steuerverschaltung zum Arrangieren des Datenflusses innerhalb der DIMM-Karte, Hardware-Beschleunigungsressourcen, die dynamisch programmiert werden können, um eine breite Vielfalt an benutzerdefinierten Funktionen zu unterstützen, und Eingabe-Ausgabe-Komponenten zum Ankoppeln an verschiedene Arten von nichtflüchtigem und/oder flüchtigem Arbeitsspeicher und zum Anbinden an andere Arten von Speicher- und Verarbeitungsvorrichtungen enthalten.
-