Vorrichtung und Verfahren für eine Ausdauer-freundliche Programmierung unter Verwendung niedrigerer Spannungsschwellen

    公开(公告)号:DE112017003906T5

    公开(公告)日:2019-04-18

    申请号:DE112017003906

    申请日:2017-07-11

    Applicant: INTEL CORP

    Abstract: Bereitgestellt werden ein Verfahren und eine Vorrichtung für eine Ausdauerfreundliche Programmierung unter Verwendung niedrigerer Spannungsschwellen. Ein nichtflüchtiger Speicher hat Speicherungszellen, die als Seiten organisiert sind, programmiert unter Verwendung einer ersten Anzahl von Schwellenspannungspegeln. Die Speicherungszellen sind in Speicherungszellengruppen organisiert, in die Daten geschrieben werden. Jede Speicherungszellengruppe ist programmiert, um eine erste Anzahl von Bits von Informationen zu speichern. Eine Speichersteuerung wählt eine zweite Anzahl von Bits von Informationen aus Seiten aus, die geringer ist als eine erste Anzahl von Bits von Informationen. Die Speichersteuerung programmiert die Speicherungszellen der Speicherungszellengruppe unter Verwendung von Schwellenspannungspegeln aus einer zweiten Anzahl von Schwellenspannungspegeln, wobei die zweite Anzahl von Schwellenspannungspegeln geringer ist als die erste Anzahl von Schwellenspannungspegeln und einen Niedrigsten der ersten Anzahl von Schwellenspannungspegeln umfasst.

    ADRESSÜBERSETZUNG AN EINER ZIELNETZWERK-SCHNITTSTELLENVORRICHTUNG

    公开(公告)号:DE102022107778A1

    公开(公告)日:2022-12-29

    申请号:DE102022107778

    申请日:2022-04-01

    Applicant: INTEL CORP

    Abstract: Die hier beschriebenen Beispiele beziehen sich auf eine Netzwerkschnittstellenvorrichtung, die eine Schaltungsanordnung umfasst, um eine Zugriffsanfrage mit einer logischen Zielblockadresse (LBA) zu empfangen und basierend auf einem Zielmediums der Zugriffsanfrage, das mindestens ein Objekt speichert, die Ziel-LBA in eine Adresse zu übersetzen und basierend auf der Adresse auf den Inhalt in dem Zielmedium zuzugreifen. In einigen Beispielen beinhaltet die Übersetzung der Ziel-LBA in eine Adresse den Zugriff auf einen Übersetzungseintrag, der die LBA auf eine oder mehrere abbildet aus: einer physischen Adresse oder einer virtuellen Adresse. In einigen Beispielen umfasst das Übersetzen der Ziel-LBA in eine Adresse: Anfordern eines softwaredefinierten Speicherungsstapels (SDS), um eine Übersetzung der LBA in eine oder mehrere bereitzustellen aus: einer physischen Adresse oder einer virtuellen Adresse, und Speichern der Übersetzung in einer Abbildungstabelle für den Zugriff durch die Schaltungsanordnung. In einigen Beispielen wird vor dem Empfang einer Zugriffsanfrage mindestens ein Eintrag empfangen, der die LBA auf eine oder mehrere abbildet aus: einer physischen Adresse oder einer virtuellen Adresse.

    TECHNOLOGIEN ZUR AUTOMATISCHEN ARBEITSLASTERKENNUNG UND CACHE-QoS-RICHTLINIENANWENDUNG

    公开(公告)号:DE102020110582A1

    公开(公告)日:2020-12-03

    申请号:DE102020110582

    申请日:2020-04-17

    Applicant: INTEL CORP

    Abstract: Technologien für eine schnelle Wiederherstellung eines verteilten Massenspeichers weisen ein verteiltes Massenspeichersystem auf, das mehrere Steuerknoten und mehrere Zielknoten aufweist. Jeder Steuerknoten ist über ein Massenspeicher-Fabric mit einem entsprechenden Zielknoten gekoppelt. Jeder Zielknoten speichert Replikatdaten. Das System identifiziert einen ausgefallenen Knoten und einen entsprechenden Knoten, der mit dem ausgefallenen Knoten gekoppelt war. Falls der ausgefallene Knoten ein Steuerknoten ist, ist der entsprechende Knoten ein Zielknoten. Falls der ausgefallene Knoten ein Zielknoten ist, ist der entsprechende Knoten ein Steuerknoten. Das System instanziiert einen Ersatzknoten, fügt den Ersatzknoten zum System hinzu und koppelt den Ersatzknoten mit dem entsprechenden Knoten. Das System kann einen Reservezielknoten anweisen, Replikatdaten über das Massenspeicher-Fabric zum Ersatzzielknoten zu kopieren. Andere Ausführungsformen werden beschrieben und beansprucht.

Patent Agency Ranking