DUAL MODE DC/DC CONVERTER
    1.
    发明申请
    DUAL MODE DC/DC CONVERTER 审中-公开
    双模DC / DC转换器

    公开(公告)号:WO1982001288A1

    公开(公告)日:1982-04-15

    申请号:PCT/US1981001165

    申请日:1981-08-31

    Applicant: MOTOROLA INC

    CPC classification number: H02M3/156 H02M2001/0032 Y02B70/16

    Abstract: Un convertisseur continu/continu (20) fonctionne a un rendement maximum dans l'un ou l'autre de deux etats de niveau de courant de sortie (Fig.4 A et 4 A') en reponse a la demande d'alimentation d'un dispositif electronique associe, reduisant ainsi au minimum les deperditions de courant. Le convertisseur (20) est concu pour fonctionner en combinaison avec une batterie a un element (26), et convient particulierement a l'implantation dans un circuit integre.

    Abstract translation: 响应于相关联的电子设备的功率需求,DC / DC转换器以两个输出电流状态中的任一个工作在峰值效率,从而将浪费的电流减少到最小。 该转换器设计为从单节电池工作,特别适用于集成电路实现。

    DUAL DEADMAN TIMER CIRCUIT
    2.
    发明申请
    DUAL DEADMAN TIMER CIRCUIT 审中-公开
    双死机定时器电路

    公开(公告)号:WO1982001269A1

    公开(公告)日:1982-04-15

    申请号:PCT/US1981001126

    申请日:1981-08-21

    Applicant: MOTOROLA INC

    CPC classification number: G06F11/0757 G06F11/1415

    Abstract: Un circuit (24) de synchronisation "deadman" double sert a reinitialiser un microprocesseur a mode double (14) en cas de perte de la commande du programme. Le microprocesseur (14) a une necessite d'alimentation elevee et une necessite d'alimentation faible correspondant a ces deux modes de fonctionnement, et le circuit (24) de synchronisation "deadman" regle le niveau d'alimentation de sortie d'une alimentation a deux niveaux associee afin d'assurer qu'une alimentation suffisante soit disponible pour le fonctionnement a plein regime du microprocesseur (14) pendant la reinitialisation. Le circuit (24) de synchronisation "deadman" fonctionne pendant les deux modes du microprocesseur et comprend deux sections d'entrees sensibles au niveau, de maniere a assurer que le microprocesseur (14) soit reinitialise lors d'une condition d'erreur.

    Abstract translation: 双重死机定时器电路用于在程序控制丢失的情况下复位双模微处理器。 微处理器具有与其两种工作模式相对应的高功率和低功率要求,并且死机定时器电路还调整相关两级电源的输出功率电平,以确保在复位期间足够的功率可用于微处理器的全面操作 。 两个微处理器模式下的死机定时器功能包括两个电平敏感的输入部分,以确保微处理器在错误状态下复位。

Patent Agency Ranking