-
公开(公告)号:FR3063154A1
公开(公告)日:2018-08-24
申请号:FR1751294
申请日:2017-02-17
Inventor: RAMET SERGE , NICOLAS SANDRINE , PERRIN DANIKA , RECHATIN CEDRIC
IPC: G05F1/46
Abstract: Le circuit intégré (CI) comprend un étage à réguler (REG1, REG2) apte à écouler un courant (IDC) et une boucle de régulation du courant (BCL1). La boucle de régulation (BCL1) comprend un amplificateur à transimpédance (AMP1) comportant un premier transistor (T2) et un deuxième transistor (T3) montés en grilles communes, configurés pour comparer le courant (IDC) passant dans l'étage à réguler (REG1, REG2) avec un courant de référence (IREF) et générer une tension de régulation sur un nœud de sortie (A) de l'amplificateur à transimpédance (AMP1). Le circuit intégré (CI) comprend un condensateur (C) connecté entre ledit nœud de sortie (A) et les grilles desdits premier et deuxième transistors (T2, T3).