-
公开(公告)号:FR3104276A1
公开(公告)日:2021-06-11
申请号:FR1913805
申请日:2019-12-05
Applicant: ST MICROELECTRONICS GRENOBLE 2
Inventor: BRIAT GERALD
IPC: G06F1/3234
Abstract: Procédé de contrôle d’alimentation La présente description concerne un procédé de contrôle d’alimentation d’une puce mémoire (106) comportant au moins deux blocs mémoire (116a, 116b), dans lequel chaque bloc mémoire reçoit une commande (SLEEP_U0, SLEEP_U1) de mise en mode de veille distincte de celle de l’autre bloc mémoire, de sorte à être individuellement mis en mode de veille. Figure pour l'abrégé : Fig. 3
-
公开(公告)号:FR3104285A1
公开(公告)日:2021-06-11
申请号:FR1913806
申请日:2019-12-05
Applicant: ST MICROELECTRONICS GRENOBLE 2
Inventor: BRIAT GERALD , MARMEY STEPHANE
IPC: G06F21/50
Abstract: Contrôle d’intégrité d’une mémoire La présente description concerne un procédé de contrôle d’intégrité d’une mémoire, comprenant les étapes (406, 408, 412, 414) suivantes : stocker des données représentatives d’une opération à exécuter dans la mémoire ; exécuter l’opération ; et effacer les données une fois l’exécution achevée. Figure pour l'abrégé : Fig. 4
-
公开(公告)号:FR3085075A1
公开(公告)日:2020-02-21
申请号:FR1857517
申请日:2018-08-17
Applicant: ST MICROELECTRONICS GRENOBLE 2
Inventor: BRIAT GERALD
Abstract: La présente description concerne un dispositif comprenant deux buffers (102, 104) remplissables par des contenus d'emplacements mémoire (112, 114), et un sélecteur (140) d'un mode de remplissage entre remplissage simultané desdits buffers et remplissage séquentiel desdits buffers.
-
公开(公告)号:FR3085769A1
公开(公告)日:2020-03-13
申请号:FR1857993
申请日:2018-09-06
Applicant: ST MICROELECTRONICS GRENOBLE 2 , ST MICROELECTRONICS ROUSSET , ST MICROELECTRONICS ALPS SAS
Inventor: BRIAT GERALD , DE-MUYNCK ANTOINE , BASTONI ALESSANDRO , MARMEY STEPHANE
Abstract: La présente description concerne un procédé comprenant une écriture d'un ou plusieurs mots volontairement invalides dans une mémoire à code correcteur d'erreur (102).
-
公开(公告)号:FR3104276B1
公开(公告)日:2022-04-29
申请号:FR1913805
申请日:2019-12-05
Applicant: ST MICROELECTRONICS GRENOBLE 2
Inventor: BRIAT GERALD
IPC: G06F1/3234
Abstract: Procédé de contrôle d’alimentation La présente description concerne un procédé de contrôle d’alimentation d’une puce mémoire (106) comportant au moins deux blocs mémoire (116a, 116b), dans lequel chaque bloc mémoire reçoit une commande (SLEEP_U0, SLEEP_U1) de mise en mode de veille distincte de celle de l’autre bloc mémoire, de sorte à être individuellement mis en mode de veille. Figure pour l'abrégé : Fig. 3
-
公开(公告)号:FR3104285B1
公开(公告)日:2022-05-27
申请号:FR1913806
申请日:2019-12-05
Applicant: ST MICROELECTRONICS GRENOBLE 2
Inventor: BRIAT GERALD , MARMEY STEPHANE
IPC: G06F21/50
Abstract: Contrôle d’intégrité d’une mémoire La présente description concerne un procédé de contrôle d’intégrité d’une mémoire, comprenant les étapes (406, 408, 412, 414) suivantes : stocker des données représentatives d’une opération à exécuter dans la mémoire ; exécuter l’opération ; et effacer les données une fois l’exécution achevée. Figure pour l'abrégé : Fig. 4
-
公开(公告)号:FR3085769B1
公开(公告)日:2021-01-29
申请号:FR1857993
申请日:2018-09-06
Applicant: ST MICROELECTRONICS GRENOBLE 2 , ST MICROELECTRONICS ROUSSET , ST MICROELECTRONICS ALPS SAS
Inventor: BRIAT GERALD , DE-MUYNCK ANTOINE , BASTONI ALESSANDRO , MARMEY STEPHANE
Abstract: La présente description concerne un procédé comprenant une écriture d'un ou plusieurs mots volontairement invalides dans une mémoire à code correcteur d'erreur (102).
-
-
-
-
-
-