Communication par bus CAN
    1.
    发明专利

    公开(公告)号:FR3100629A1

    公开(公告)日:2021-03-12

    申请号:FR1909968

    申请日:2019-09-10

    Inventor: DEHAMEL ARNAUD

    Abstract: Communication par bus CAN La présente description concerne un procédé comprenant les étapes de : recevoir des fronts transportés par un bus série (110) et séparés par des multiples d'une même durée ; déterminer une valeur de mesure d'un rapport entre un temps de cycle d'une horloge et ladite durée ; et envoyer des bits sur le bus série (110) en utilisant ladite valeur de mesure. Figure pour l'abrégé : Fig. 1

    Procédé d'acquittement de communication par bus

    公开(公告)号:FR3102584B1

    公开(公告)日:2021-11-05

    申请号:FR1912046

    申请日:2019-10-28

    Inventor: DEHAMEL ARNAUD

    Abstract: Procédé d'acquittement de communication par bus La présente description concerne un procédé comprenant des étapes consistant à : recevoir au moins une trame comprenant des bits consécutifs transportés par un bus série (110) ; estimer une période d'arrivée d'un dernier desdits bits consécutifs ; et débuter un envoi d'un accusé de réception avant la fin de la période d'arrivée estimée. Figure pour l'abrégé : Fig. 1

    Procédé d'acquittement de communication par bus

    公开(公告)号:FR3102584A1

    公开(公告)日:2021-04-30

    申请号:FR1912046

    申请日:2019-10-28

    Inventor: DEHAMEL ARNAUD

    Abstract: Procédé d'acquittement de communication par bus La présente description concerne un procédé comprenant des étapes consistant à : recevoir au moins une trame comprenant des bits consécutifs transportés par un bus série (110) ; estimer une période d'arrivée d'un dernier desdits bits consécutifs ; et débuter un envoi d'un accusé de réception avant la fin de la période d'arrivée estimée. Figure pour l'abrégé : Fig. 1

    Communication par bus CAN
    4.
    发明专利

    公开(公告)号:FR3100628A1

    公开(公告)日:2021-03-12

    申请号:FR1909970

    申请日:2019-09-10

    Inventor: DEHAMEL ARNAUD

    Abstract: Communication par bus CAN La présente description concerne un procédé de communication par bus série (110), comprenant le transport par le bus série d'une trame comprenant au moins deux cycles consécutifs d'un état dominant suivi d'un état récessif, lesdits états récessifs et dominants ayant des durées comprises entre 2 et 5 fois la durée d'un bit de donnée véhiculé par le bus série ; et la détection par un ou plusieurs circuits (130) reliés au bus série (110) d'au moins une partie de ladite trame pour déclencher le passage d'un état de sommeil à un état de réveil du ou desdits circuits (130). Figure pour l'abrégé : Fig. 1

Patent Agency Ranking