-
公开(公告)号:FR3107793A1
公开(公告)日:2021-09-03
申请号:FR2002010
申请日:2020-02-28
Inventor: PONS ALEXANDRE , CAMIOLO JEAN , MERSEL MERIEM
Abstract: Interface d'alimentation USB-PD La présente description concerne une interface d'alimentation comprenant : un convertisseur (CONV) fournissant une première tension DC (Vsrc) ; une résistance (R) entre le convertisseur (CONV) et une borne (312) de sortie fournissant une deuxième tension DC (Vbus) ; un premier circuit (CIRC2) fournissant un deuxième signal (MOD) représentatif d'un écart entre la deuxième tension (Vbus) et un seuil de tension lorsqu'un premier signal (EN) est dans un premier état, et à une valeur par défaut sinon ; un deuxième circuit (AMP) fournissant un troisième signal (Isens) représentatif du courant (I) dans la résistance (R) multipliée par un gain du troisième circuit, et modifiant le gain à partir du deuxième signal (MOD) ; et un troisième circuit (CIRC1) fournissant un signal de commande (cmd) du convertisseur (CONV) à partir au moins du troisième signal (Isens). Figure pour l'abrégé : Fig. 2
-
公开(公告)号:FR3107793B1
公开(公告)日:2022-05-06
申请号:FR2002010
申请日:2020-02-28
Inventor: PONS ALEXANDRE , CAMIOLO JEAN , MERSEL MERIEM
Abstract: Interface d'alimentation USB-PD La présente description concerne une interface d'alimentation comprenant : un convertisseur (CONV) fournissant une première tension DC (Vsrc) ; une résistance (R) entre le convertisseur (CONV) et une borne (312) de sortie fournissant une deuxième tension DC (Vbus) ; un premier circuit (CIRC2) fournissant un deuxième signal (MOD) représentatif d'un écart entre la deuxième tension (Vbus) et un seuil de tension lorsqu'un premier signal (EN) est dans un premier état, et à une valeur par défaut sinon ; un deuxième circuit (AMP) fournissant un troisième signal (Isens) représentatif du courant (I) dans la résistance (R) multipliée par un gain du troisième circuit, et modifiant le gain à partir du deuxième signal (MOD) ; et un troisième circuit (CIRC1) fournissant un signal de commande (cmd) du convertisseur (CONV) à partir au moins du troisième signal (Isens). Figure pour l'abrégé : Fig. 2
-
公开(公告)号:FR3097985A1
公开(公告)日:2021-01-01
申请号:FR1907197
申请日:2019-06-28
Applicant: ST MICROELECTRONICS GRENOBLE 2
Inventor: PONS ALEXANDRE , CAMIOLO JEAN
Abstract: Compensation de chute de tension de câble La présente description concerne un dispositif source de tension, comprenant : un convertisseur de tension (202) pour produire une tension d’alimentation (Vsrc) au niveau d’un nœud de sortie (204) du convertisseur de tension sur la base d’un signal de rétroaction (FB) fourni sur une ligne de rétroaction (205) ; une source de courant (220) agencée pour appliquer un courant à une première borne de sortie (114) du dispositif source de tension afin de détecter une chute de tension de câble ; et un circuit de compensation (212, 218) agencé pour produire le signal de rétroaction (FB) sur la base d’une tension (Vcc) au niveau de la première borne de sortie (114). Figure pour l'abrégé : Fig. 2
-
公开(公告)号:FR3117622A1
公开(公告)日:2022-06-17
申请号:FR2013087
申请日:2020-12-11
Applicant: ST MICROELECTRONICS GRENOBLE 2
Inventor: PONS ALEXANDRE
IPC: G05F1/46
Abstract: Courant d'appel d'au moins un régulateur de tension à faible chute La présente description concerne un dispositif (1) comprenant : N régulateurs de tension à faible chute (LDO1, LDOi, LDON), avec N entier supérieur ou égal à 1 ; un premier circuit (104) configuré pour fournir N tensions de consigne (Vref1, Vrefi, VrefN) aux N régulateurs qui soient proportionnelles à un même premier courant (I1) ; et un deuxième circuit (110) configuré pour fournir le premier courant (I1), dans lequel le premier courant est proportionnel à un courant de référence (Iref) modulé sur la base d'une somme des courants d'appel des N régulateurs. Figure pour l'abrégé : Fig. 1
-
公开(公告)号:FR3107621A1
公开(公告)日:2021-08-27
申请号:FR2001838
申请日:2020-02-25
Applicant: ST MICROELECTRONICS GRENOBLE 2
Inventor: CAMIOLO JEAN , FORCE CEDRIC , COCHARD CHRISTOPHE , PONS ALEXANDRE
IPC: H02J1/00
Abstract: Interface d'alimentation USB-PD La présente description concerne une interface d'alimentation (214') comprenant : une borne (312) fournissant une tension continue (Vbus) ; un comparateur (Cp2) fournissant un premier signal (comp2) représentatif d'une comparaison de la tension (Vbus) avec un seuil haut ; un comparateur (Cp1) fournissant un deuxième signal (comp1) représentatif d'une comparaison de la tension (Vbus) avec un seuil bas ; et un premier circuit (CTRL) configuré pour : fournir des couples successifs de valeurs desdits seuils haut et bas pendant une durée après que la première tension (Vbus) devienne inférieure à une première valeur du seuil bas ; modifier les valeurs desdits seuils entre deux couples successifs sur la base des premier et deuxième signaux (comp1, comp2) pour déterminer un couple de valeurs encadrant la tension ; et déterminer une valeur courante de la tension sur la base du couple de valeurs encadrant la première tension. Figure pour l'abrégé : Fig. 2
-
公开(公告)号:FR3107621B1
公开(公告)日:2022-03-04
申请号:FR2001838
申请日:2020-02-25
Applicant: ST MICROELECTRONICS GRENOBLE 2
Inventor: CAMIOLO JEAN , FORCE CEDRIC , COCHARD CHRISTOPHE , PONS ALEXANDRE
IPC: H02J1/00
Abstract: Interface d'alimentation USB-PD La présente description concerne une interface d'alimentation (214') comprenant : une borne (312) fournissant une tension continue (Vbus) ; un comparateur (Cp2) fournissant un premier signal (comp2) représentatif d'une comparaison de la tension (Vbus) avec un seuil haut ; un comparateur (Cp1) fournissant un deuxième signal (comp1) représentatif d'une comparaison de la tension (Vbus) avec un seuil bas ; et un premier circuit (CTRL) configuré pour : fournir des couples successifs de valeurs desdits seuils haut et bas pendant une durée après que la première tension (Vbus) devienne inférieure à une première valeur du seuil bas ; modifier les valeurs desdits seuils entre deux couples successifs sur la base des premier et deuxième signaux (comp1, comp2) pour déterminer un couple de valeurs encadrant la tension ; et déterminer une valeur courante de la tension sur la base du couple de valeurs encadrant la première tension. Figure pour l'abrégé : Fig. 2
-
公开(公告)号:FR3097984A1
公开(公告)日:2021-01-01
申请号:FR1907196
申请日:2019-06-28
Applicant: ST MICROELECTRONICS GRENOBLE 2
Inventor: CAMIOLO JEAN , PONS ALEXANDRE
Abstract: Compensation de chute de tension La présente description concerne un dispositif source de tension comprenant : un convertisseur de tension (202) pour générer une tension d’alimentation (Vsrc) au niveau d’un nœud de sortie (104) du convertisseur de tension sur la base d’un signal de rétroaction (FB) fourni sur une ligne de rétroaction (205) ; au moins un commutateur (106) couplé entre le nœud de sortie du convertisseur de tension et une borne de sortie (102) du dispositif source de tension ; et au moins un autre commutateur (204) agencé pour coupler sélectivement la ligne de rétroaction : au nœud de sortie du convertisseur de tension pendant un premier mode de régulation ; et à la borne de sortie du dispositif source de tension pendant un deuxième mode de régulation. Figure pour l'abrégé : Fig. 2
-
公开(公告)号:FR3051570B1
公开(公告)日:2019-11-22
申请号:FR1654576
申请日:2016-05-23
Applicant: ST MICROELECTRONICS ALPS SAS
Inventor: PONS ALEXANDRE
Abstract: Dispositif de régulation à faible chute de tension, comprenant un amplificateur d'erreur (AE) et un étage de puissance (ETP) ayant une borne de sortie (BS) rebouclée sur l'amplificateur d'erreur (AE) et apte à délivrer un courant de sortie dans une charge (RL, CL). Le dispositif comprend plusieurs entrées principales d'alimentation (EALPi) destinées à potentiellement recevoir respectivement plusieurs tensions d'alimentation différentes, en ce que l'étage de puissance (ETP) comprend plusieurs chemins de conduction (PTHi) respectivement connectés entre lesdites entrées principales d'alimentation et ladite borne de sortie, individuellement sélectionnables et comportant chacun un transistor de sortie (MPgi), en ce qu'il comprend en outre un circuit de sélection (CSL) connecté auxdites entrées principales d'alimentation et configuré pour sélectionner l'un des chemins de conduction (PTHi) en fonction d'un critère de sélection, et en ce que l'amplificateur d'erreur (AE) comporte un étage de sortie (ETS) configuré pour piloter sélectivement le transistor de sortie (MPgi) du chemin de conduction sélectionné.
-
9.
公开(公告)号:FR3070774A1
公开(公告)日:2019-03-08
申请号:FR1758133
申请日:2017-09-04
Applicant: ST MICROELECTRONICS ALPS SAS
Inventor: PONS ALEXANDRE
Abstract: Le procédé de compensation d'une chute de tension (Vdrop) sur un câble (3) USB type C connecté entre un dispositif source (2) USB type C et un dispositif récepteur (4) USB type C, comporte une phase de détection (PD) de la connexion du câble (3) incluant une délivrance par le dispositif source (2) sur une broche (CC1) de configuration de canal dudit dispositif source (2) d'un courant de décalage (Ios) de façon à faire monter la tension (Vcc) sur la broche (CC1) de configuration de canal du dispositif source (2) à une tension de référence choisie (Vrefi), et une mémorisation de ce courant de décalage (Ios) dans le dispositif source (2), et une phase de charge (PC), à l'issue de la phase de détection (PD), incluant une absorption par le dispositif source (2) d'un courant d'absorption (Ia) venant de la broche (CC1) de configuration de canal du dispositif source (2) et en fonction du courant de décalage (Ios) mémorisé et de ladite chute de tension (Vdrop), et une génération par le dispositif source (2), sur une broche (VBUS) d'alimentation du dispositif source (2), d'une tension d'alimentation compensée (Vbus_comp) égale à une tension d'alimentation de référence (Vbus ref) augmentée de ladite chute de tension (Vdrop) à une tolérance près.
-
公开(公告)号:FR3032309B1
公开(公告)日:2017-06-23
申请号:FR1550794
申请日:2015-02-02
Applicant: ST MICROELECTRONICS ALPS SAS
Inventor: PONS ALEXANDRE
Abstract: L'invention concerne un circuit de régulation de tension comprenant : un premier transistor (HPM) connecté entre une entrée (In) de tension à réguler (Vin) et une sortie (Out) de tension régulée (Vout), une première boucle de régulation commandant le premier transistor en fonction d'un écart entre une tension de référence (Vrf) et une première tension de contre réaction (Vfh) dérivée de la tension régulée, un second transistor (LPM) connecté en série entre le premier transistor (HPM) et la sortie (Out), une seconde boucle de régulation commandant le second transistor en fonction d'un écart entre la tension de référence et une seconde tension de contre réaction (Vfl) dérivée de la tension régulée, la seconde boucle de régulation étant active dans des modes de régulation à faible et forte puissance, et un circuit de commutation (I1, I2) pour forcer le premier transistor (HPM) dans un état passant en mode de régulation à faible puissance.
-
-
-
-
-
-
-
-
-