-
公开(公告)号:FR2875348B1
公开(公告)日:2007-07-06
申请号:FR0409725
申请日:2004-09-14
Applicant: ST MICROELECTRONICS ROUSSET , UNIV PROVENCE AIX MARSEILLE 1
Inventor: BAS GILLES , CHEYNET DE BEAUPRE VINCENT , LAKHDAR ZAID , RAHAJANDRAIBE WENCESLAS
Abstract: An oscillator is provided that includes an oscillating structure generating an output signal with a frequency that drifts as a function of a parameter of its environment, and a compensation circuit coupled to the oscillating structure. The oscillating structure has a ring structure that includes delay cells looped together, and the compensation circuit supplies a compensation signal to the oscillating structure. The compensation signal varies as a function of changes in the parameter in order to compensate for the drift in the frequency of the generated signal. This makes it possible to compensate for oscillator temperature drifts in the absence of a regulation loop.
-
公开(公告)号:FR2893789A1
公开(公告)日:2007-05-25
申请号:FR0511813
申请日:2005-11-22
Applicant: ST MICROELECTRONICS ROUSSET , UNIV PROVENCE AIX MARSEILLE 1
Inventor: BAS GILLES , ZAID LAKHDAR , CHEYNET DE BEAUPRE VINCENT , RAHAJANDRAIBE WENCESLAS
Abstract: L'invention a pour objet une PLL comprenant :-un détecteur de phase (31) ;-un module de contrôle (36) générant un signal de sélection de plage de fréquence ;-un VCO (34), fournissant un signal d'horloge de sortie dont la fréquence est pilotée par une tension de pilotage fonction d'un signal généré par le détecteur de phase, dans une plage de fréquence pilotée par le signal de sélection.
-
公开(公告)号:FR2875348A1
公开(公告)日:2006-03-17
申请号:FR0409725
申请日:2004-09-14
Applicant: ST MICROELECTRONICS ROUSSET , UNIV PROVENCE AIX MARSEILLE 1
Inventor: BAS GILLES , CHEYNET DE BEAUPRE VINCENT , LAKHDAR ZAID , RAHAJANDRAIBE WENCESLAS
Abstract: L'invention porte sur un oscillateur comprenant :-une structure oscillante (1) générant un signal (out+) ayant une fréquence dérivant en fonction d'un paramètre de son environnement;-une commande en tension (Vctrl) de la fréquence d'oscillation des cellules ;-une autre commande (2) appliquant un signal de compensation dans la structure oscillante, ce signal de compensation variant en fonction de l'évolution du paramètre de façon à compenser la dérive de la fréquence du signal généré.L'invention permet notamment de compenser les dérives en température de l'oscillateur en l'absence de boucle de régulation.
-
公开(公告)号:FR2880223A1
公开(公告)日:2006-06-30
申请号:FR0413868
申请日:2004-12-23
Applicant: ST MICROELECTRONICS ROUSSET , UNIV PROVENCE AIX MARSEILLE 1 , UNIV PAUL CEZANNE UNIVERSITE D
Inventor: BAS GILLES , DEHAESE NICOLAS , BACHELET YANN , BOURDEL SYLVAIN
IPC: H04L27/10
Abstract: L'invention propose un détecteur pour extraire des informations binaires modulées en fréquence sur un signal porteur. Un générateur d'axes produit M paires de signaux logiques, les signaux logiques d'une même paire étant en quadrature. Le décodeur comprend M détecteurs de passage à zéro de logique asynchrone produisant des premières impulsions et des deuxièmes impulsions. Un compteur/décompteur présente des première, deuxième et troisième valeurs, et- lorsqu'il a la deuxième valeur, passant à la première valeur lors d'une première impulsion, et passant à la troisième valeur lors d'une deuxième impulsion, et- un décodeur binaire (8) génère une information binaire (Data) dont l'état n'est pas modifié lorsque le compteur/décompteur (8) passe de la première valeur à la deuxième valeur ou de la troisième valeur à la deuxième valeur.Aucune base de temps externe n'est nécessaire et le décodeur présente un taux d'erreur sur les bits réduit.
-
公开(公告)号:FR2878665A1
公开(公告)日:2006-06-02
申请号:FR0412703
申请日:2004-11-30
Applicant: ST MICROELECTRONICS ROUSSET , UNIV PROVENCE AIX MARSEILLE 1
Inventor: BAS GILLES , BARTHELEMY HERVE
Abstract: L'invention propose un circuit amplificateur (1) à transconductance pour charge capacitive, comprenant :-un circuit RC série connecté entre une borne d'entrée (E) et une borne intermédiaire (A);-un étage d'amplification connecté entre la borne intermédiaire et une borne de sortie (S) connectée à une charge capacitive, et comprenant :-un premier amplificateur (2) à transconductance à gain négatif connecté en boucle ouverte entre la borne intermédiaire et la borne de sortie ;-un second amplificateur (3) à transconductance à gain négatif présentant des caractéristiques sensiblement identiques à celles du premier amplificateur, connecté en boucle fermée, son entrée et sa sortie étant connectées à la borne intermédiaire par une résistance (R1).
-
公开(公告)号:FR2878665B1
公开(公告)日:2007-05-25
申请号:FR0412703
申请日:2004-11-30
Applicant: ST MICROELECTRONICS ROUSSET , UNIV PROVENCE AIX MARSEILLE 1
Inventor: BAS GILLES , BARTHELEMY HERVE
Abstract: The circuit has a series RC circuit connected between input and intermediate terminals (E, A). An amplifying stage has amplifiers (2, 3) with negative transconductance gain and connected in open and closed loops respectively. The amplifier (2) is connected between the intermediate terminal and an output terminal (S) connected to a capacitive load. The amplifier (3) is connected to the intermediate terminal by a resistor (R1). An independent claim is also included for a radiofrequency reception circuit including an amplifier circuit with a linear amplifying circuit.
-
公开(公告)号:FR2880223B1
公开(公告)日:2007-02-23
申请号:FR0413868
申请日:2004-12-23
Applicant: ST MICROELECTRONICS ROUSSET , UNIV PROVENCE AIX MARSEILLE 1 , UNIV PAUL CEZANNE UNIVERSITE D
Inventor: BAS GILLES , DEHAESE NICOLAS , BACHELET YANN , BOURDEL SYLVAIN
IPC: H04L27/10
Abstract: The detector has a zero crossing demodulator with zero crossing detectors to produce two pulses. A counter/decounter passes to a primary value during one of the pulses and to a third value during the other pulse, when the counter/decounter has an intermediate value. A binary decoder (8) generates binary information whose state is not modified when the counter/decounter passes from the primary or third value to the intermediate value.
-
公开(公告)号:FR3078424B1
公开(公告)日:2021-04-09
申请号:FR1851737
申请日:2018-02-27
Inventor: MAILLET GWENAEL , LABYRE JEAN-LOUIS , BAS GILLES
Abstract: L'invention concerne un procédé de génération d'au moins un signal électrique en modulation de largeur d'impulsions (PWM), dans lequel la génération du signal PWM est modifiée lors d'une communication radiofréquence en champ proche.
-
公开(公告)号:FR2963519B1
公开(公告)日:2012-08-03
申请号:FR1056148
申请日:2010-07-27
Applicant: ST MICROELECTRONICS ROUSSET
Inventor: BAS GILLES , CHALOPIN HERVE , TAILLIET FRANCOIS
-
公开(公告)号:FR3078423B1
公开(公告)日:2020-09-04
申请号:FR1851738
申请日:2018-02-27
Inventor: MAILLET GWENAEL , LABYRE JEAN-LOUIS , BAS GILLES
Abstract: L'invention concerne un circuit intégré comportant un premier module (6) de communication en champ proche, et un deuxième module (7, 92) de génération d'au moins un signal en modulation de largeur d'impulsions (PWM).
-
-
-
-
-
-
-
-
-