-
公开(公告)号:JP2019092177A
公开(公告)日:2019-06-13
申请号:JP2019006125
申请日:2019-01-17
Applicant: SUN PATENT TRUST
Inventor: IWAI TAKASHI , FUTAKI SADAKI , IMAMURA DAICHI , NISHIO AKIHIKO , NAKAO SEIGO , OGAWA YOSHIHIKO
Abstract: 【課題】システムスループット性能を維持しつつ、周波数リソース割当情報のシグナリング量を削減すること。【解決手段】通信装置は、連続帯域の数を示すクラスタ数とシステム帯域の帯域幅とに基づいて、連続するリソースブロックの数として示される周波数リソース割当単位を設定する設定部と、周波数リソース割当単位と、基地局装置から通知された1つ以上の周波数リソースを示す割当情報とに基づいて、データを1つ以上の周波数リソースにマッピングするマッピング部と、マッピングされたデータを送信する送信部と、を具備する。【選択図】図11
-
公开(公告)号:JP2019004524A
公开(公告)日:2019-01-10
申请号:JP2018187470
申请日:2018-10-02
Applicant: SUN PATENT TRUST
Inventor: NAKAO SEIGO
Abstract: 【課題】R-PDCCHを介して下り割当制御情報を受信した場合に、ACK/NACK信号を効率良く送信できること。【解決手段】端末装置は、第1セルの第1下りデータのリソース割当情報を含む第1制御チャネルと、第2セルの第2下りデータのリソース割当情報を含む第2制御チャネルとを受信し、第1及び第2下りデータを受信する受信部と、CCEの番号に関連付けられたリソース及び/又は基地局から通知されたリソースからなる複数のリソースのうちの一つを用いるチャネルセレクションにより、第1及び第2下りデータに対する応答信号を送信する送信部とを有し、送信部は、第1制御チャネルをPDCCH領域のCCEで受信した場合、応答信号をCCEの番号に関連付けられたリソースを含む複数のリソースのうちの一つを用いて送信し、第1制御チャネルをPDSCH領域で受信した場合、応答信号を基地局から通知されたリソースを含む複数のリソースのうちの一つを用いて送信する。【選択図】図9
-
公开(公告)号:BR112012020489B1
公开(公告)日:2022-02-15
申请号:BR112012020489
申请日:2011-02-14
Applicant: PANASONIC CORP , PANASONIC IP CORP AMERICA , SUN PATENT TRUST
Inventor: NISHIO AKIHIKO , NAKAO SEIGO
Abstract: dispositivo de transmissão e método de transmissão. a presente invenção refere-se a um dispositivo de transmissão e um método de transmissão com os quais se faz possível prevenir retardos na transmissão de dados e minimizar o aumento do número de bits necessário para a notificação de uma portadora cc a ser usada, nos casos em que uma portadora cc a ser usada é adicionada durante uma comunicação que emprega uma agregação de portadoras. quando uma portadora de componente deve ser adicionada a um conjunto de portadoras de componente, uma seção de configuração (101) provida em uma estação base (100) modifica uma tabela de campos cif que define a correspondência entre pontos de código, que são usados como rótulos para as respectivas portadoras de componente contidas no conjunto de portadoras de componente, e as informações de identificação das respectivas portadoras de componente, e as informações de identificação das respectivas portadoras de componente; e atribui um ponto de código vago à portadora de componente a ser adicionada, ao mesmo tempo mantendo a correspondência entre os pontos de código e as informações de identificação de portadora de componente definidas na tabela de campos cif antes da modificação.
-
公开(公告)号:BRPI1010612B1
公开(公告)日:2021-09-14
申请号:BRPI1010612
申请日:2010-06-10
Applicant: PANASONIC CORP , PANASONIC IP CORP AMERICA , SUN PATENT TRUST
Inventor: MIYOSHI KENICHI , NISHIO AKIHIKO , HORIUCHI AYAKO , IMAMURA DAICHI , NAKAO SEIGO , YUDA YASUAKI
Abstract: terminal de comunicação via rádio e método de comunicação via rádio a presente invenção se refere a um terminal de comunicação via rádio que é capaz de medir a qualidade na comunicação com um destino de transferência com elevada precisão. o terminal de comunicação via rádio é capaz de se comunicar com uma estação base ou com um nó de retransmissão, e inclui: um receptor que recebe informações de controle que incluem as informações relacionadas à medição para medir a qualidade de uma célula vizinha; um extrator que extrai informações sobre um subquadro onde a medição deve ser realizada, que é um subquadro onde somente é realizada a transmissão de um sinal vindo do nó de retransmissão conectado à estação base, a partir das informações relacionadas à medição; uma seção de medição que realiza a medição com base no subquadro, baseada nas informações extraídas sobre o subquadro onde a medição deve ser realizada; e um transmissor que transmite um resultado da medição à estação base ou ao nó de retransmissão.
-
公开(公告)号:ES2760473T3
公开(公告)日:2020-05-14
申请号:ES18174683
申请日:2010-08-03
Applicant: SUN PATENT TRUST
Inventor: NAKAO SEIGO , NISHIO AKIHIKO , HORIUCHI AYAKO , IMAMURA DAICHI
IPC: H04W28/04 , H04L1/00 , H04L1/08 , H04L1/16 , H04L1/18 , H04W52/02 , H04W72/04 , H04W72/12 , H04W76/28
Abstract: Un circuito integrado para un terminal (200) configurado con al menos dos portadoras de componentes de enlace descendente que incluyen una primera portadora de componentes de enlace descendente y una segunda portadora de componentes de enlace descendente, estando el circuito integrado adaptado para realizar un procedimiento que comprende: detectar una primera información de asignación de enlace descendente que indica un recurso para primeros datos de enlace descendente, que esta asignada a la primera portadora de componentes de enlace descendente; detectar una segunda información de asignación de enlace descendente que indica un recurso para segundos datos de enlace descendente, que esta asignada a la segunda portadora de componentes de enlace descendente; decodificar los primeros datos de enlace descendente, que se transmiten desde una estación base en el recurso indicado por la primera información de asignación de enlace descendente detectada; decodificar los segundos datos de enlace descendente, que se transmiten desde la estación base en el recurso indicado por la segunda información de asignación de enlace descendente detectada; transmitir, a la estación base, una primera señal de respuesta para los primeros datos de enlace descendente decodificados y una segunda señal de respuesta para los segundos datos de enlace descendente decodificados; y transmitir una solicitud de programación SR, denotando, cada una de la primera señal de respuesta y la segunda señal de respuesta, ACK o NACK como resultado de la decodificación o un DTX que representa que el resultado no se transmite, caracterizado porque: cuando se transmiten la primera señal de respuesta y la segunda señal de respuesta, la primera señal de respuesta y la segunda señal de respuesta se transmiten utilizando un punto de fase de uno de un primer recurso de canal de control de enlace ascendente para señal de respuesta y un segundo recurso de canal de control de enlace ascendente para señal de respuesta, estando asociado el primer canal de control de enlace ascendente a la primera información de asignación de enlace descendente y estando asociado el segundo canal de control de enlace ascendente a la segunda información de asignación de enlace descendente, en el que el primer recurso de canal de control de enlace ascendente se utiliza cuando la segunda señal de respuesta denota el DTX y el segundo recurso de canal de control de enlace ascendente se utiliza cuando la primera señal de respuesta denota el DTX; y cuando la primera señal de respuesta, la segunda señal de respuesta y la SR se transmiten en una misma subtrama, la primera señal de respuesta, la segunda señal de respuesta y la SR se transmiten utilizando uno de puntos de fase de un recurso de canal de control de enlace ascendente para la SR, incluyendo los puntos de fase un primer punto de fase, un segundo punto de fase, un tercer punto de fase y el cuarto punto de fase, en el que el primer punto de fase se utiliza cuando la primera señal de respuesta denota ACK y la segunda señal de respuesta denota NACK o DTX, el segundo punto de fase se utiliza cuando la primera señal de respuesta denota NACK o DTX y la segunda señal de respuesta denota NACK o DTX, el tercer punto de fase se utiliza cuando la primera señal de respuesta denota ACK y la segunda señal de respuesta denota ACK, y el cuarto punto de fase se utiliza cuando la primera señal de respuesta denota NACK o DTX y la segunda señal de respuesta denota ACK.
-
6.
公开(公告)号:ES2743999T3
公开(公告)日:2020-02-21
申请号:ES17201614
申请日:2009-12-01
Applicant: SUN PATENT TRUST
Inventor: FUTAGI SADAKI , IMAMURA DAICHI , NAKAO SEIGO , HOSHINO MASAYUKI , NISHIO AKIHIKO
Abstract: Un equipo de usuario (100) que comprende: un codificador (121, 122, 123, 124) configurado para codificar la información de control de enlace ascendente para multiplexar por tiempo con los datos de usuario de acuerdo con una tasa de codificación, la tasa de codificación que se ajusta sobre la base de una tasa de codificación de los datos de usuario y un valor de desplazamiento que se basa en un primer desplazamiento de acuerdo con el tipo de la información de control de enlace ascendente; y un transmisor (128) configurado para transmitir la información de control de enlace ascendente codificada, caracterizado porque la tasa de codificación se ajusta sobre la base del valor de desplazamiento que también se basa en un segundo desplazamiento asociado con un rango de un canal de datos en el que se transmiten los datos de usuario.
-
公开(公告)号:PL3327964T3
公开(公告)日:2019-11-29
申请号:PL17201614
申请日:2009-12-01
Applicant: SUN PATENT TRUST
Inventor: FUTAGI SADAKI , IMAMURA DAICHI , NAKAO SEIGO , HOSHINO MASAYUKI , NISHIO AKIHIKO
-
公开(公告)号:PL3179769T3
公开(公告)日:2019-03-29
申请号:PL17152215
申请日:2010-08-03
Applicant: SUN PATENT TRUST
Inventor: NAKAO SEIGO , NISHIO AKIHIKO , HORIUCHI AYAKO , IMAMURA DAICHI
-
公开(公告)号:HUE040655T2
公开(公告)日:2019-03-28
申请号:HUE10806253
申请日:2010-08-06
Applicant: SUN PATENT TRUST
Inventor: NAKAO SEIGO , NISHIO AKIHIKO , HOSHINO MASAYUKI , HORIUCHI AYAKO
-
公开(公告)号:DK3179769T3
公开(公告)日:2019-01-28
申请号:DK17152215
申请日:2010-08-03
Applicant: SUN PATENT TRUST
Inventor: NAKAO SEIGO , NISHIO AKIHIKO , HORIUCHI AYAKO , IMAMURA DAICHI
-
-
-
-
-
-
-
-
-