RECEPTEUR D'UN SIGNAL LUMINEUX IMPULSIONNEL A FORTE DYNAMIQUE
    1.
    发明申请
    RECEPTEUR D'UN SIGNAL LUMINEUX IMPULSIONNEL A FORTE DYNAMIQUE 审中-公开
    具有宽动态范围的脉冲光信号的接收器

    公开(公告)号:WO2014072362A1

    公开(公告)日:2014-05-15

    申请号:PCT/EP2013/073198

    申请日:2013-11-06

    Applicant: THALES

    Abstract: L'invention concerne un récepteur d'un signal lumineux impulsionnel qui comprend : - une photodiode (1) apte à générer un courant électrique (I D ) en réponse à ce signal lumineux, ayant comme caractéristique une capacité C d , - une masse électrique, - un amplificateur transimpédance (2) relié en entrée de la photodiode par une capacité de liaison C liaison . Il comporte un plot d'atténuation (30) situé entre la photodiode et l'amplificateur transimpédance, constitué d'une capacité C p avec C p =C d /(α-1 ), a étant une atténuation prédéterminée avec a >1.

    Abstract translation: 本发明涉及脉冲光信号的接收机,其包括: - 能够响应于该光信号产生电流(ID)的光电二极管(1),具有电容Cd的特性, - 电地, - 跨阻放大器(2)通过连接电容器Clink连接在光电二极管的输入端。 它包括位于光电二极管和跨阻放大器之间的衰减焊盘(30),其由具有Cp = Cd /(α-1)的电容器Cp组成,a为> 1的预定衰减。

    DISPOSITIF DE RESYNCHRONISATION DE SIGNAUX ANALOGIQUES OBTENUS PAR CONVERSION, AVEC DES CONVERTISSEURS NUMERIQUE-ANALOGIQUE DDR, DE SIGNAUX NUMERIQUES SYNCHRONISES
    2.
    发明申请
    DISPOSITIF DE RESYNCHRONISATION DE SIGNAUX ANALOGIQUES OBTENUS PAR CONVERSION, AVEC DES CONVERTISSEURS NUMERIQUE-ANALOGIQUE DDR, DE SIGNAUX NUMERIQUES SYNCHRONISES 审中-公开
    用于使用同步数字信号的DDR数字到模拟转换器来转换获得的模拟信号的设备

    公开(公告)号:WO2009071568A1

    公开(公告)日:2009-06-11

    申请号:PCT/EP2008/066677

    申请日:2008-12-03

    CPC classification number: H03M1/0624 H03M1/66

    Abstract: La présente invention concerne un dispositif de resynchronisation d'une pluralité de signaux analogiques obtenus par conversion, avec des convertisseurs numérique-analogique à rythme de données double (DDR), d'une pluralité de signaux numériques de fréquence 2F synchronisés en sortie d'un composant numérique. Le dispositif comporte au moins deux convertisseurs numérique-analogique A et B à rythme de données double, chaque convertisseur étant connecté respectivement à une voie de sortie du composant numérique. Les convertisseurs A et B reçoivent un même signal d'horloge de fréquence 2F, les convertisseurs A et B divisant par deux de manière indépendante ce signal d'horloge, pour obtenir un signal d'horloge de fréquence F permettant de cadencer à la fréquence F leurs registres de sortie et leurs registres d'entrée. Le convertisseur B fournit le signal d'horloge à la fréquence F au composant numérique pour cadencer les registres de sortie dudit composant, de sorte que les signaux analogiques en sortie des deux convertisseurs A et B restent synchronisés même si le signal d'horloge à la fréquence F obtenu par division dans le convertisseur A est en opposition de phase par rapport au signal d'horloge à la fréquence F obtenu par division dans le convertisseur B.

    Abstract translation: 本发明涉及一种用于通过使用具有频率2F的多个数字信号的双数据速率(DDR)数模转换器进行转换而获得的多个模拟信号重新同步并在数字分量的输出端同步的装置。 该装置包括至少两个双数据速率数模转换器A和B,每个转换器分别连接到数字部件的输出路径。 转换器A和B以频率2F接收相同的时钟信号,转换器A和B独立地除以两个所述时钟信号,以便获得具有频率F的时钟信号,用于将它们的输出寄存器及其输入寄存器调整到频率 F.转换器B以频率F向数字分量提供时钟信号,以便调整所述分量的输出寄存器,使得转换器A和B的输出处的模拟信号保持同步,即使在 在转换器A中通过除法获得的频率F相对于以转换器B分频获得的频率F的时钟信号呈现相位相反。

    DISPOSITIF DE RESYNCHRONISATION DE SIGNAUX ANALOGIQUES OBTENUS PAR CONVERSION, AVEC DES CONVERTISSEURS NUMERIQUE-ANALOGIQUE DDR, DE SIGNAUX NUMERIQUES SYNCHRONISES
    5.
    发明公开
    DISPOSITIF DE RESYNCHRONISATION DE SIGNAUX ANALOGIQUES OBTENUS PAR CONVERSION, AVEC DES CONVERTISSEURS NUMERIQUE-ANALOGIQUE DDR, DE SIGNAUX NUMERIQUES SYNCHRONISES 有权
    通过DDR-数字 - 模拟转换器的转换的装置设备,用于模拟信号的再同步的同步的数字信号

    公开(公告)号:EP2241010A1

    公开(公告)日:2010-10-20

    申请号:EP08857306.8

    申请日:2008-12-03

    Applicant: THALES

    CPC classification number: H03M1/0624 H03M1/66

    Abstract: The invention relates to a device for resynchronising a plurality of analog signals obtained by conversion using dual data rate (DDR) digital-to-analog converters of a plurality of digital signals having a frequency 2F and synchronised at the output of a digital component. The device includes at least two dual data rate digital-to-analog converters A and B, each converter being respectively connected to an output path of the digital component. The converters A and B receive a same clock signal at a frequency 2F, the converters A and B independently dividing by two said clock signal in order to obtain a clock signal having a frequency F for adjusting their output registers and their input registers to the frequency F. The converter B supplies a clock signal at the frequency F to the digital component in order to adjust the output registers of said component so that the analog signals at the outputs of the converters A and B remain synchronised even if the clock signal at the frequency F obtained by division in the converter A exhibits a phase opposition relative to the clock signal at the frequency F obtained by division in the converter B.

Patent Agency Ranking