Abstract:
Le microdispositif inductif selon l'invention comporte un bobinage solénoïde (13) rectiligne comportant une pluralité de spires (14) rectangulaires disjointes, ayant chacune des dimensions prédéterminées. Au moins une des dimensions des spires (14) est variable et déterminée individuellement pour chaque spire (14) en fonction de sa position le long du bobinage (13) et de caractéristiques magnétiques prédéterminées du bobinage (13), notamment un champ magnétique homogène et/ou un facteur de qualité optimal. Ladite dimension variable des spires (14) est choisie parmi la largeur, la longueur, l'épaisseur (E B0B ), la hauteur de spire (ISOL) et la valeur de l'intervalle (INT) entre deux spires (14) adjacentes.
Abstract:
L'invention concerne un dispositif de surveillance (18') intégré à la puce d'un microprocesseur (12) exécutant une suite d'instructions, comprenant: un moyen (26) susceptible de produire en même temps plusieurs types de messages de surveillance du microprocesseur; une mémoire tampon (28) divisée en plusieurs blocs (A, B, C, D, E), dont chacun est prévu pour ne stocker que des messages de l'un des types de messages susceptibles d'être produits en même temps, la taille de chaque bloc dépendant de la fréquence maximale à laquelle les messages peuvent y être stockés; et un moyen (26) pour, chaque fois qu'un ou plusieurs messages sont stockés simultanément dans des blocs (A, B, C, D, E) de la mémoire tampon (28), stocker dans un bloc prédéterminé (F) de la mémoire tampon une valeur codée désignant le ou lesdits blocs de la mémoire tampon.
Abstract:
L'invention concerne un procédé de transmission de messages numériques, lors de l'exécution d'une suite d'instructions par le microprocesseur, par un circuit de surveillance (18) intégré au microprocesseur (12), au moins un desdits messages numériques représentant la détection d'un saut dans l'exécution de la suite d'instructions depuis une instruction initiale vers une instruction de destination. Le procédé comporte les étapes consistant à déterminer si le saut est associé à une instruction de saut de la suite d'instructions pour laquelle l'adresse de l'instruction de destination du saut est explicitement indiquée dans l'instruction; dans l'affirmative, attribuer une première valeur à un premier ensemble de bits, et dans la négative, attribuer une deuxième valeur au premier ensemble de bits; si le premier ensemble de bits est à la deuxième valeur, attribuer à un deuxième ensemble de bits du message numérique une troisième valeur identifiant le saut parmi plusieurs types de sauts.
Abstract:
L'invention concerne un procédé de transmission de messages numériques comprenant chacun au moins un paquet de données, comportant les étapes: a/ diviser chaque paquet de données en segments successifs de taille prédéterminée chaque segment étant classé selon l'un ou l'autre de cinq types selon qu'il contient: un début de message (SM), des données intermédiaires (NT), une fin de paquet (EP), une fin de message (EM); ou qu'il est un segment vide (ID); et b/ evoyer avec chaque segment un signal d'identification caractérisant la succession du segment considéré et du segment précédent; un segment contenant à la fois le début et la fin d'un message étant classé comme étant un segment contenant une fin de message, et un segment contenant à la fois le début d'un message et la fin d'un premier paquet du message étant classé comme étant un segment contenant une fin de paquet.
Abstract:
L'invention concerne une cellule mémoire à programmation unique et son procédé de programmation, comportant un transistor de programmation (MN) en série avec une résistance de programmation (Rp) en silicium polycristallin constituant l'élément de mémorisation, la programmation étant non destructrice de la résistance en silicium polycristallin.
Abstract:
L'invention concerne une cellule intégrée (1) d'extraction d'une valeur binaire basée sur une différence de valeurs entre deux résistances (Rd, Rg), comportant : des moyens de connexion pour une lecture binaire du signe de la différence de valeurs entre lesdites résistances ; et des moyens de connexion pour une modification de la valeur d'une desdites résistances pour rendre invariable ledit signe de différence de valeurs.
Abstract:
L'invention concerne un transpondeur électromagnétique (20) comprenant : un circuit oscillant parallèle (L2, C2) propre à extraire d'un champ rayonné un signal d'alimentation ; en parallèle sur le circuit oscillant, plusieurs branches comprenant chacune une résistance programmable (Rpi) et un interrupteur (Mi) ; et un élément (27) de commande cyclique de fermeture des interrupteurs successivement, chaque résistance constituant un élément de stockage d'une partie de code stocké dans le transpondeur.
Abstract:
L'invention concerne une inductance formée dans des niveaux de métallisation (Mn, Vn, Mn+1) d'un circuit intégré et s'enroulant dans un plan parallèle à une surface principale du circuit intégré, caractérisée en ce que chaque spire de l'inductance comportant dans un plan perpendiculaire à la surface principale du circuit intégré : dans un premier niveau de métallisation (Mn), des lignes conductrices inférieures parallèles (211, 212, 213) s'étendant le long du motif de l'inductance ; dans un deuxième niveau (Vn), des vias (231, 232, 233, 234, 235, 236), chaque ligne conductrice sous-jacente étant associée à au moins deux vias ; et, dans un troisième niveau de métallisation (Mn+1), des lignes conductrices supérieures (251, 252, 253, 254) interconnectées aux lignes conductrices sous-jacentes par l'intermédiaire des vias, les lignes conductrices inférieures et supérieures étant décalées les unes par rapport aux autres de façon à assurer la continuité électrique.
Abstract:
The invention relates to a method and a system for treating digital images. The inventive method comprises a stage in which the width of the image is compared with a predetermined width (L). If the width of the image is greater than the predetermined width (L), the following stages are then carried out: a sequencing stage in which a memory is read in bands of said width (L) and of a height equal to that of the image; a vertical conversion calculation stage; a horizontal conversion calculation stage; and a writing stage in bands, in a memory.
Abstract:
L'invention concerne un procédé de transmission de messages numériques par des bornes de sortie (22) d'un circuit de surveillance (18) intégré à un microprocesseur (12), des messages numériques étant représentatifs de premiers événements spécifiques dépendant de l'exécution d'une suite d'instructions par le microprocesseur, comprenant les étapes consistant à transmettre au circuit de surveillance par des accès dédiés un signal de requête pour l'envoi d'un message associé à un événement spécifique parmi des seconds événements spécifiques indépendants de l'exécution de la suite d'instructions par le microprocesseur et un signal de données caractéristiques associées audit événement spécifique; amener le circuit de surveillance à lire ledit message de requête et, si des conditions de gestion de ressources sont remplies, à émettre par un accès dédié un message d'accusé de réception et à mémoriser ledit signal de données caractéristiques; et transmettre un message numérique représentatif du signal de données caractéristiques mémorisé.