BOBINAGE SOLENOIDE OPTIMISE
    1.
    发明申请
    BOBINAGE SOLENOIDE OPTIMISE 审中-公开
    优化电磁铁卷扬

    公开(公告)号:WO2008071886A1

    公开(公告)日:2008-06-19

    申请号:PCT/FR2007/001967

    申请日:2007-11-30

    CPC classification number: H01F17/0033 H01F27/34 H01F2017/0073

    Abstract: Le microdispositif inductif selon l'invention comporte un bobinage solénoïde (13) rectiligne comportant une pluralité de spires (14) rectangulaires disjointes, ayant chacune des dimensions prédéterminées. Au moins une des dimensions des spires (14) est variable et déterminée individuellement pour chaque spire (14) en fonction de sa position le long du bobinage (13) et de caractéristiques magnétiques prédéterminées du bobinage (13), notamment un champ magnétique homogène et/ou un facteur de qualité optimal. Ladite dimension variable des spires (14) est choisie parmi la largeur, la longueur, l'épaisseur (E B0B ), la hauteur de spire (ISOL) et la valeur de l'intervalle (INT) entre deux spires (14) adjacentes.

    Abstract translation: 本发明涉及一种电感微型装置,其包括设置有多个不相交的矩形匝(14)的直线式电磁线圈(13),每个具有预定尺寸。 匝数(14)的至少一个尺寸是可变的,并且根据绕线圈(13)的匝的位置和绕组(13)的预定的磁特性,针对每个匝(14)分别确定, 特别是均匀的磁场和/或最优质量因子。 所述匝(14)的所述可变尺寸选自宽度,长度,厚度(匝B0B>)和转匝高度(ISOL),以及两个相邻 转(14)。

    DISPOSITIF DE SURVEILLANCE A MEMOIRE TAMPON OPTIMISEE
    2.
    发明申请
    DISPOSITIF DE SURVEILLANCE A MEMOIRE TAMPON OPTIMISEE 审中-公开
    监控设备与优化缓冲区

    公开(公告)号:WO2004049163A1

    公开(公告)日:2004-06-10

    申请号:PCT/FR2002/003996

    申请日:2002-11-21

    Inventor: ROBERT, Xavier

    CPC classification number: G06F11/3656

    Abstract: L'invention concerne un dispositif de surveillance (18') intégré à la puce d'un microprocesseur (12) exécutant une suite d'instructions, comprenant: un moyen (26) susceptible de produire en même temps plusieurs types de messages de surveillance du microprocesseur; une mémoire tampon (28) divisée en plusieurs blocs (A, B, C, D, E), dont chacun est prévu pour ne stocker que des messages de l'un des types de messages susceptibles d'être produits en même temps, la taille de chaque bloc dépendant de la fréquence maximale à laquelle les messages peuvent y être stockés; et un moyen (26) pour, chaque fois qu'un ou plusieurs messages sont stockés simultanément dans des blocs (A, B, C, D, E) de la mémoire tampon (28), stocker dans un bloc prédéterminé (F) de la mémoire tampon une valeur codée désignant le ou lesdits blocs de la mémoire tampon.

    Abstract translation: 本发明涉及集成到执行一系列指令的微处理器芯片(12)的监视设备(18'),包括:用于同时产生微处理器的几种类型的监视消息的装置(26),分成几个的缓冲器(28) 块(A,B,C,D,E)被设计为仅存储能够同时产生的类型之一的消息,每个块的大小取决于可以存储消息的最大频率, 以及用于每当将一个或多个消息同时存储在所述缓冲器(28)的块(A,B,C,D,E)中时,存储在所述缓冲器的预定块(F)中的编码装置 表示缓冲器的所述块的值。

    TRANSMISSION D'UN MESSAGE NUMERIQUE ENTRE UN CIRCUIT DE SURVEILLANCE D'UN MICROPROCESSEUR ET UN OUTIL D'ANALYSE
    3.
    发明申请
    TRANSMISSION D'UN MESSAGE NUMERIQUE ENTRE UN CIRCUIT DE SURVEILLANCE D'UN MICROPROCESSEUR ET UN OUTIL D'ANALYSE 审中-公开
    微处理器监控电路与分析工具之间的数字信息的传输

    公开(公告)号:WO2004046929A1

    公开(公告)日:2004-06-03

    申请号:PCT/FR2002/003908

    申请日:2002-11-14

    CPC classification number: G06F11/348 G06F11/28

    Abstract: L'invention concerne un procédé de transmission de messages numériques, lors de l'exécution d'une suite d'instructions par le microprocesseur, par un circuit de surveillance (18) intégré au microprocesseur (12), au moins un desdits messages numériques représentant la détection d'un saut dans l'exécution de la suite d'instructions depuis une instruction initiale vers une instruction de destination. Le procédé comporte les étapes consistant à déterminer si le saut est associé à une instruction de saut de la suite d'instructions pour laquelle l'adresse de l'instruction de destination du saut est explicitement indiquée dans l'instruction; dans l'affirmative, attribuer une première valeur à un premier ensemble de bits, et dans la négative, attribuer une deuxième valeur au premier ensemble de bits; si le premier ensemble de bits est à la deuxième valeur, attribuer à un deuxième ensemble de bits du message numérique une troisième valeur identifiant le saut parmi plusieurs types de sauts.

    Abstract translation: 本发明涉及一种通过集成到微处理器(12)中的监控电路(18)传输数字消息的方法,所述方法在微处理器执行一系列指令期间执行。 此外,所述数字消息中的至少一个表示检测从源指令到目的地指令的一系列指令的执行中的跳转。 本发明的方法在于确定跳转是否与来自在指令中明确指示跳转目的地指令的地址的一系列指令中的跳转指令相关联。 如果答案是肯定的,则将第一值分配给第一组位,或者如果答案是否定的,则将第二值分配给第一组位。 最后,如果第一组位被分配了第二值,则将第三值分配给数字消息的第二组位,所述第三值标识了几种类型跳转中的跳转。

    PROTOCOLE DE TRANSMISSION DE MESSAGES NUMERIQUES
    4.
    发明申请
    PROTOCOLE DE TRANSMISSION DE MESSAGES NUMERIQUES 审中-公开
    数字信息传输协议

    公开(公告)号:WO2004036442A1

    公开(公告)日:2004-04-29

    申请号:PCT/FR2002/003521

    申请日:2002-10-15

    Inventor: REGNIER, Laurent

    CPC classification number: H04L12/2854 G06F13/4265

    Abstract: L'invention concerne un procédé de transmission de messages numériques comprenant chacun au moins un paquet de données, comportant les étapes: a/ diviser chaque paquet de données en segments successifs de taille prédéterminée chaque segment étant classé selon l'un ou l'autre de cinq types selon qu'il contient: un début de message (SM), des données intermédiaires (NT), une fin de paquet (EP), une fin de message (EM); ou qu'il est un segment vide (ID); et b/ evoyer avec chaque segment un signal d'identification caractérisant la succession du segment considéré et du segment précédent; un segment contenant à la fois le début et la fin d'un message étant classé comme étant un segment contenant une fin de message, et un segment contenant à la fois le début d'un message et la fin d'un premier paquet du message étant classé comme étant un segment contenant une fin de paquet.

    Abstract translation: 本发明涉及一种用于发送包括每个至少一个数据分组的数字消息的方法,包括以下步骤:a)将每个数据分组划分成预定大小的连续分段,每个分段根据五个类型中的一个或另一个分类依赖 关于是否包含消息(SM)的开始,中间数据(NT),分组结束(EP)和消息结束(EM)); 或者是空的段(ID); b)并且每个段发送表征相关段和前一段的序列的识别信号; 包含消息的开始和结束的段被分类为包含消息结束的段,以及包含消息的开始和消息的第一个分组的结束的段被分类为包含 分组的结束。

    EXTRACTION D'UN CODE BINAIRE A PARTIR DE PARAMETRES PHYSIQUES D'UN CIRCUIT INTEGRE
    6.
    发明申请
    EXTRACTION D'UN CODE BINAIRE A PARTIR DE PARAMETRES PHYSIQUES D'UN CIRCUIT INTEGRE 审中-公开
    从集成电路的物理参数中提取二进制码

    公开(公告)号:WO2003069628A1

    公开(公告)日:2003-08-21

    申请号:PCT/FR2003/000448

    申请日:2003-02-11

    CPC classification number: H03K3/356008 G11C14/00 G11C17/16 G11C17/18

    Abstract: L'invention concerne une cellule intégrée (1) d'extraction d'une valeur binaire basée sur une différence de valeurs entre deux résistances (Rd, Rg), comportant : des moyens de connexion pour une lecture binaire du signe de la différence de valeurs entre lesdites résistances ; et des moyens de connexion pour une modification de la valeur d'une desdites résistances pour rendre invariable ledit signe de différence de valeurs.

    Abstract translation: 本发明涉及一种用于基于两个电阻器(Rd,Rg)之间的值的差异来提取二进制值的集成单元(1),包括:二进制读取装置,用于二进制读取 所述电阻器除了用于修改所述电阻器之一的值的连接装置之外,以使所述值的差值不变。

    TRANSPONDEUR ELECTROMAGNETIQUE A CODE PROGRAMMABLE

    公开(公告)号:WO2003069550A3

    公开(公告)日:2003-08-21

    申请号:PCT/FR2003/000443

    申请日:2003-02-11

    Abstract: L'invention concerne un transpondeur électromagnétique (20) comprenant : un circuit oscillant parallèle (L2, C2) propre à extraire d'un champ rayonné un signal d'alimentation ; en parallèle sur le circuit oscillant, plusieurs branches comprenant chacune une résistance programmable (Rpi) et un interrupteur (Mi) ; et un élément (27) de commande cyclique de fermeture des interrupteurs successivement, chaque résistance constituant un élément de stockage d'une partie de code stocké dans le transpondeur.

    INDUCTANCE INTEGREE
    8.
    发明申请
    INDUCTANCE INTEGREE 审中-公开
    综合电感

    公开(公告)号:WO2002082538A1

    公开(公告)日:2002-10-17

    申请号:PCT/FR2002/001189

    申请日:2002-04-05

    Inventor: BORET, Samuel

    Abstract: L'invention concerne une inductance formée dans des niveaux de métallisation (Mn, Vn, Mn+1) d'un circuit intégré et s'enroulant dans un plan parallèle à une surface principale du circuit intégré, caractérisée en ce que chaque spire de l'inductance comportant dans un plan perpendiculaire à la surface principale du circuit intégré : dans un premier niveau de métallisation (Mn), des lignes conductrices inférieures parallèles (211, 212, 213) s'étendant le long du motif de l'inductance ; dans un deuxième niveau (Vn), des vias (231, 232, 233, 234, 235, 236), chaque ligne conductrice sous-jacente étant associée à au moins deux vias ; et, dans un troisième niveau de métallisation (Mn+1), des lignes conductrices supérieures (251, 252, 253, 254) interconnectées aux lignes conductrices sous-jacentes par l'intermédiaire des vias, les lignes conductrices inférieures et supérieures étant décalées les unes par rapport aux autres de façon à assurer la continuité électrique.

    Abstract translation: 本发明涉及在集成电路的金属层(Mn,Vn,Mn + 1)中形成的并且在与集成电路的主表面平行的平面中缠绕的电感。 本发明的特征在于,电感的每个绕组包括在与集成电路主表面垂直的平面中:在第一金属层(Mn)中,沿着电感图案延伸的平行的下导电线(211,212,213); 在第二金属层(Vn)中,馈通(231,232,233,234,235,236),每个下面的导线与至少两个馈通相关联; 并且在第三金属层(Mn + 1)中,经由所述馈通互连到所述下层导线的上导线(251,252,253,254),所述下导电线和所述上导线相对于彼此偏移,以确保 电气连续性。

    METHOD AND SYSTEM FOR CHANGING THE SCALE OF DIGITAL IMAGES THAT ARE PROCESSED IN BANDS
    9.
    发明申请
    METHOD AND SYSTEM FOR CHANGING THE SCALE OF DIGITAL IMAGES THAT ARE PROCESSED IN BANDS 审中-公开
    改变银行数字图像规模的方法和系统

    公开(公告)号:WO2001015082A1

    公开(公告)日:2001-03-01

    申请号:PCT/FR2000002356

    申请日:2000-08-22

    CPC classification number: H04N7/0132 G06T3/40

    Abstract: The invention relates to a method and a system for treating digital images. The inventive method comprises a stage in which the width of the image is compared with a predetermined width (L). If the width of the image is greater than the predetermined width (L), the following stages are then carried out: a sequencing stage in which a memory is read in bands of said width (L) and of a height equal to that of the image; a vertical conversion calculation stage; a horizontal conversion calculation stage; and a writing stage in bands, in a memory.

    Abstract translation: 本发明涉及一种用于处理数字图像的方法和系统。 本发明的方法包括将图像的宽度与预定宽度(L)进行比较的阶段。 如果图像的宽度大于预定宽度(L),则执行以下阶段:排序阶段,其中在所述宽度(L)的带中读取存储器,并且高度等于 图片; 垂直转换计算阶段; 水平转换计算阶段; 和一个写在舞台上的乐队,在一个记忆中。

    CIRCUIT DE SURVEILLANCE D'UN MICROPROCESSEUR ET OUTIL D'ANALYSE ET SES ENTREES/SORTIES
    10.
    发明申请
    CIRCUIT DE SURVEILLANCE D'UN MICROPROCESSEUR ET OUTIL D'ANALYSE ET SES ENTREES/SORTIES 审中-公开
    用于监测微处理器和分析工具的电路及其输入/输出

    公开(公告)号:WO2004046928A1

    公开(公告)日:2004-06-03

    申请号:PCT/FR2002/003909

    申请日:2002-11-14

    CPC classification number: G06F11/2236 G06F11/28 G06F11/3024 G06F11/3065

    Abstract: L'invention concerne un procédé de transmission de messages numériques par des bornes de sortie (22) d'un circuit de surveillance (18) intégré à un microprocesseur (12), des messages numériques étant représentatifs de premiers événements spécifiques dépendant de l'exécution d'une suite d'instructions par le microprocesseur, comprenant les étapes consistant à transmettre au circuit de surveillance par des accès dédiés un signal de requête pour l'envoi d'un message associé à un événement spécifique parmi des seconds événements spécifiques indépendants de l'exécution de la suite d'instructions par le microprocesseur et un signal de données caractéristiques associées audit événement spécifique; amener le circuit de surveillance à lire ledit message de requête et, si des conditions de gestion de ressources sont remplies, à émettre par un accès dédié un message d'accusé de réception et à mémoriser ledit signal de données caractéristiques; et transmettre un message numérique représentatif du signal de données caractéristiques mémorisé.

    Abstract translation: 本发明涉及一种用于通过集成到微处理器(12)中的监视电路(18)的输出端(22)传输数字消息的方法,所述数字消息代表依赖的第一特定事件 在微处理器执行一系列指令时。 本发明的方法在于:通过专用接入点将以下信号发送到监控电路,即(i)用于发送与第二特定事件相关联的消息的请求信号,该消息独立于第 由微处理器执行一系列指令,以及(ii)包括与上述特定事件相关联的特征数据的信号; 强制监视电路读取请求消息,如果满足资源管理条件,则发送确认消息并存储所述特征数据信号; 以及发送表示所存储的特征数据信号的数字消息。

Patent Agency Ranking