-
公开(公告)号:CN105718333A
公开(公告)日:2016-06-29
申请号:CN201610050304.8
申请日:2016-01-26
Applicant: 山东超越数控电子有限公司
IPC: G06F11/14
CPC classification number: G06F11/1428
Abstract: 本发明公开了一种双路服务器主板主从CPU切换装置及其切换控制方法,属于服务器主板,本发明要解决的技术问题为如何能够实现双路服务器主板主从CPU的自动切换以及如何控制主从CPU的切换。技术方案为:(1)一种双路服务器主板主从CPU切换装置,包括CPU0、CPU1、高速SWICH开关、PCH芯片和逻辑处理器件,所述高速SWICH开关的切换位置包括SW0端和SW1端;CPU0和CPU1通过DMI总线分别连接高速SWICH开关的SW0端和SW1端。(2)一种双路服务器主板主从CPU切换控制方法,包括如下步骤:(1)主板上的AUX电源上电,逻辑处理器件开始工作;(2)通过逻辑处理器件判断,CPU0和CPU1的装载情况。
-
公开(公告)号:CN105700975A
公开(公告)日:2016-06-22
申请号:CN201610016926.9
申请日:2016-01-08
Applicant: 华为技术有限公司
IPC: G06F11/20
CPC classification number: G06F11/2028 , G06F9/5027 , G06F11/1425 , G06F11/1428 , G06F11/20 , G06F11/2041 , G06F11/2097 , G06F13/4081 , G06F13/4282 , G06F2201/805 , G06F11/2002
Abstract: 本发明实施例涉及中央处理器CPU热移除、热添加方法及装置。该方法适用于具有非全互联的第一CPU拓扑的服务器,包括:控制器确定多个CPU中的第一CPU,其中,该第一CPU为有故障或根据第一指示信息需要移除的CPU,该第一指示信息来自所述第一CPU拓扑或用户接口。控制器确定多个CPU中与第一CPU符合预设条件的至少一个第二CPU。控制器向第一CPU拓扑发送第二指示信息,第一CPU拓扑接收到第二指示信息后,移除第一CPU以及至少一个第二CPU,得到第二CPU拓扑,并运行所述第二CPU拓扑。通过本发明实施例可以实现CPU的在线移除,且在CPU移除过程中以及移除后,系统能够正常的工作,提升了用户体验。
-
公开(公告)号:CN105335254A
公开(公告)日:2016-02-17
申请号:CN201510736457.3
申请日:2015-11-03
Applicant: 烽火通信科技股份有限公司
CPC classification number: G06F11/1428 , G06F9/45533 , G06F9/4856
Abstract: 本发明公开了一种虚拟化备份容错系统及方法,涉及虚拟化热迁移技术领域。该系统包括主用板、备用板、TCP同步通道,主用板和备用板的结构相同,主用板通过TCP同步通道与备用板进行交互,该系统采用新的预拷贝策略:备用板将主用板同步成功的数据保存在内存中,并在本次同步成功后更新上一次同步数据;对原始虚拟化热迁移功能进行扩展,采用系统级保护:主用板同步完成后不关闭虚拟机,备用板在接收完同步数据后仍保持暂停状态。本发明中的备用板实现多镜像点备份,将多个镜像存储在内存或硬盘中,当主用板发生故障时,备用板选取最新的镜像恢复同步数据,代替主用板工作,保证控制层业务不间断运行。
-
公开(公告)号:CN105204965A
公开(公告)日:2015-12-30
申请号:CN201510404027.1
申请日:2015-05-20
Applicant: 英特尔公司
IPC: G06F11/20
CPC classification number: G06F11/2033 , G06F11/1428 , G06F11/2002 , G06F13/4027 , G06F13/4221 , G06F2201/845 , G06F2201/85
Abstract: 用于多节点环境中的动态节点修复的方法和装置。多节点平台控制器中心(MN-PCH)被配置为通过使用专用接口和部件以及共享能力来支持多个节点。接口和部件可以被配置为由相应的节点使用,或者可以被配置为支持增强的恢复作为冗余的主和备用接口和部件。响应于检测到有故障或有故障的主接口或部件,MN-PCH自动地执行故障转移操作以利用备用接口或部件来替换主接口或部件。此外,故障转移操作对运行在平台节点上的操作系统是透明的。
-
公开(公告)号:CN102741818B
公开(公告)日:2015-01-28
申请号:CN201080012408.0
申请日:2010-02-02
Applicant: 丰田自动车株式会社
Inventor: 繁原英一郎
CPC classification number: G06F11/1428 , G06F11/0724 , G06F11/0751 , G06F11/2242
Abstract: 一种用于多核CPU的故障诊断系统(100),该多核CPU具有安装于其中的多个CPU核(11),该多核CPU被配置成从对称多处理模式切换成非对称多处理模式切换,该系统包括:负荷预测装置,用于预测所述多核CPU的处理负荷;模式切换装置,用于在所述处理负荷小于阈值时将至少一个所述CPU核(11)切换成非对称多处理模式;以及故障诊断装置,用于对已经被切换成非对称多处理模式的所述CPU核进行故障诊断。
-
公开(公告)号:CN103415840A
公开(公告)日:2013-11-27
申请号:CN201180068583.6
申请日:2011-12-21
Applicant: 英特尔公司
CPC classification number: G06F11/0781 , G06F11/0772 , G06F11/0793 , G06F11/1425 , G06F11/1428
Abstract: 通常,本发明提供了跨硬件层和软件层的错误管理,以使得硬件和软件在面对因老化、制造容差等引起的错误和硬件改变时能够传递可靠的操作。在一个实施例中,提供了错误管理模块,其收集来自硬件层和软件层的信息,并且检测和诊断错误。可以选择硬件或软件恢复技术来提供有效的操作,并且,在一些实施例中,尽管存在永久错误,但硬件装置可以被重新配置以防止将来的错误并允许硬件装置进行操作。
-
公开(公告)号:CN105700975B
公开(公告)日:2019-05-24
申请号:CN201610016926.9
申请日:2016-01-08
Applicant: 华为技术有限公司
IPC: G06F11/20
CPC classification number: G06F11/2028 , G06F9/5027 , G06F11/1425 , G06F11/1428 , G06F11/20 , G06F11/2041 , G06F11/2097 , G06F13/4081 , G06F13/4282 , G06F2201/805
Abstract: 本发明实施例涉及中央处理器CPU热移除、热添加方法及装置。该方法适用于具有非全互联的第一CPU拓扑的服务器,包括:控制器确定多个CPU中的第一CPU,其中,该第一CPU为有故障或根据第一指示信息需要移除的CPU,该第一指示信息来自所述第一CPU拓扑或用户接口。控制器确定多个CPU中与第一CPU符合预设条件的至少一个第二CPU。控制器向第一CPU拓扑发送第二指示信息,第一CPU拓扑接收到第二指示信息后,移除第一CPU以及至少一个第二CPU,得到第二CPU拓扑,并运行所述第二CPU拓扑。通过本发明实施例可以实现CPU的在线移除,且在CPU移除过程中以及移除后,系统能够正常的工作,提升了用户体验。
-
公开(公告)号:CN104246710B
公开(公告)日:2017-10-20
申请号:CN201380020281.0
申请日:2013-03-08
Applicant: 国际商业机器公司
CPC classification number: G06F11/1446 , G06F1/3287 , G06F11/0772 , G06F11/0781 , G06F11/0793 , G06F11/1407 , G06F11/1425 , G06F11/1428 , Y02D10/171
Abstract: 进行错误修复的计算机程序产品被配置成执行包括由处理器创建修复检验点的方法。根据软件修复检验点的创建使处理器动态地切换到操作的不可修复处理模式。操作的不可修复处理模式是断电或为指令处理改用一子组硬件错误修复资源的模式。在操作的不可修复处理模式期间确定需要新软件修复检验点。根据需要新软件修复检验点的确定,使处理器动态地切换到操作的可修复处理模式。操作的可修复处理模式是使包括该子组中的至少一种硬件错误修复资源的硬件错误修复资源用于硬件错误修复操作的模式。
-
公开(公告)号:CN105760256A
公开(公告)日:2016-07-13
申请号:CN201610085684.9
申请日:2016-02-15
Applicant: 深圳智锐通科技有限公司
Inventor: 熊焕
IPC: G06F11/14
CPC classification number: G06F11/1417 , G06F11/1428
Abstract: 本发明公开一种自动切换启动设备的方法及其系统,包括系统存储设备、第N备份系统存储设备、BIOS和Flash,BIOS扫描识别到主系统存储设备和第N备份系统存储设备后建立有启动设备列表IPL Table,Flash中存储有引导顺序标志位Change_IPL_Data,且BIOS通过引导顺序标志位Change_IPL_Data自动切换默认引导顺序。本发明采用相对少的成本提供了冗余系统工作模式,可以安全可靠的实现自动切换到第N备份系统存储设备或主系统存储设备工作。
-
公开(公告)号:CN104246710A
公开(公告)日:2014-12-24
申请号:CN201380020281.0
申请日:2013-03-08
Applicant: 国际商业机器公司
CPC classification number: G06F11/1446 , G06F1/3287 , G06F11/0772 , G06F11/0781 , G06F11/0793 , G06F11/1407 , G06F11/1425 , G06F11/1428 , Y02D10/171
Abstract: 进行错误修复的计算机程序产品被配置成执行包括由处理器创建修复检验点的方法。根据软件修复检验点的创建使处理器动态地切换到操作的不可修复处理模式。操作的不可修复处理模式是断电或为指令处理改用一子组硬件错误修复资源的模式。在操作的不可修复处理模式期间确定需要新软件修复检验点。根据需要新软件修复检验点的确定,使处理器动态地切换到操作的可修复处理模式。操作的可修复处理模式是使包括该子组中的至少一种硬件错误修复资源的硬件错误修复资源用于硬件错误修复操作的模式。
-
-
-
-
-
-
-
-
-