用于小型化通信系统的Turbo码编译码芯片

    公开(公告)号:CN106788466A

    公开(公告)日:2017-05-31

    申请号:CN201611144967.2

    申请日:2016-12-13

    CPC classification number: H03M13/2957 H03M13/6502 H04L1/0064

    Abstract: 本发明提供了一种用于小型化通信系统的Turbo码编译码芯片,编码时中频数字信号输入Turbo码编码模块的输入缓冲存储器,由编码控制电路读取数据进行编码,输出数据给汉明码编码模块完成汉明码编码;译码时,中频数字信号输入汉明码译码模块完成汉明码译码,再输出给Turbo码译码模块的缓冲存储器,由多路选择器根据不同延迟模式控制数据写入不同的RAM,由译码控制电路控制分量译码器A、分量译码器B完成Turbo码译码迭代,直至译码结果满足误码率要求,译码中间数据存储在译码归一化存储器阵列中。本发明实现了Turbo码编码器和译码器的集成,降低了算法复杂度,减少了编译码器的输入管脚和存储器数目,减小了存储器面积,易于芯片化实现,减小了实现功耗。

    一种数据传输方法及装置

    公开(公告)号:CN105515719A

    公开(公告)日:2016-04-20

    申请号:CN201410495661.6

    申请日:2014-09-24

    Inventor: 许进 徐俊 戴博

    Abstract: 本发明提供了一种数据传输方法及装置;所述方法包括:所述第一传输节点向第二传输节点发送首次传输的数据信号,其中,所述数据信号包括至少一个传输块的数据,所述传输块包括K个码块,所述K个码块划分到P个码块集合中;所述第一传输节点对所述P个码块集合中的M个码块集合进行包编码,得到S个校验码块集合;所述第一传输节点生成重传数据信号并发送给所述第二传输节点;当满足预定条件时,所述重传数据信号中至少包括所述校验码块集合中的Q个比特。本发明能在不增加反馈信息数量的条件下有效降低重传所用资源。

    一种q-LDPC-LT级联喷泉码方案的Ka频段深空通信方法及系统

    公开(公告)号:CN105162552A

    公开(公告)日:2015-12-16

    申请号:CN201510487897.X

    申请日:2015-08-10

    CPC classification number: H04L1/0063 H03M13/3761 H04L1/005 H04L1/0064

    Abstract: 本发明提供一种q-LDPC-LT级联喷泉码方案的Ka频段深空通信方法及系统,方法包括:LT编码器对原始数据进行编码生成第一数据;q-LDPC编码器利用低密度稀疏校验矩阵构造方法结合LU分解编码算法对第一数据进行编码生成第二数据;q-LDPC译码器对第二数据进行译码生成第三数据;对第二数据进行译码生成第三数据,包括:在译码每轮迭代的比特判决之后再次进行误码检测,寻找错误比特并进行更正;LT译码器对第二数据进行译码生成译码数据;对第二数据进行译码生成译码数据,包括:当前不存在度为1的编码数据包时,构造度为1的数据包进行译码。本发明能够降低编码复杂程度,提高编码效率,进一步提高译码的可靠性,从而降低译码对度为1的编码数据包存在的依赖性。

    基于BCH码与短LDPC码级联的信令编码方法及系统

    公开(公告)号:CN104518847A

    公开(公告)日:2015-04-15

    申请号:CN201310455699.6

    申请日:2013-09-29

    CPC classification number: H04L1/0064

    Abstract: 本发明提供一种基于BCH码与短LDPC码级联的信令编码方法及系统。根据所述方法,先基于预设的LDPC码校验矩阵建立依次划分的各补零分组顺序与补零分组位置对应关系的补零组表、和基于预设的LDPC码校验矩阵建立依次划分的打孔分组顺序与打孔分组位置对应关系的打孔组表;按照所述补零组表将所输入的经过加扰处理的信令进行补零处理;基于预设的BCH码和LPDC码的纠错编码参数,依次计算补零后的所述信令所对应的BCH码校验比特和LPDC码校验比特;基于信令的码长与打孔比特数量之间预设的线性关系,来确定所述LDPC码校验比特的打孔比特数量,并按照所述打孔组表将所述LDPC码校验比特按照所述数量进行打孔。

    编解码处理方法及装置

    公开(公告)号:CN102843212A

    公开(公告)日:2012-12-26

    申请号:CN201210275397.6

    申请日:2012-08-03

    Inventor: 孙崎 迟恩宇

    CPC classification number: H04L1/0064 H04L1/0079

    Abstract: 本发明提供了一种编解码处理方法及装置,该方法包括:对待编解码数据进行多维格式化处理,其中,多维至少为二维;按照预定的顺序,对多维格式化处理之后的待编解码数据的每一维度中的至少二维进行里德-所罗门RS纠删码编解码处理,通过本发明,解决了现有技术相关技术中存在当允许抗更多的数据损坏时,需要增加计算量,以及影响编解码速率以及性能的问题,进而达到了在不降低原有编码率和存储空间利用率的前提下,大幅度地增加系统的容错能力,同时提高编码速度和解码速度的效果。

Patent Agency Ranking