驱动电路
    1.
    发明授权

    公开(公告)号:CN100541569C

    公开(公告)日:2009-09-16

    申请号:CN200510097814.2

    申请日:2005-08-30

    Abstract: 本发明提供一种即使自低压电源供给的电源电压VDD比推荐工作电源电压低,也能够防止CMOS输出部的穿通电流发生的驱动电路。该驱动电路包括:电平移位部(13)和CMOS输出部(14),其中电平移位部(13)具有源极与高压电源连接、漏极与IN4连接、栅极与IN5连接的P型MOS晶体管(2),源极与高压电源连接、漏极与IN5连接、栅极与IN4连接的P型MOS晶体管(3),源极接地、漏极与IN4连接、栅极接收低压信号的N型MOS晶体管(5),以及源极接地、漏极与IN5连接的N型MOS晶体管(6);CMOS输出部(14)具有P型MOS晶体管(1)及N型MOS晶体管(4);P型MOS晶体管(2)的驱动电流比N型MOS晶体管(5)的驱动电流大。

    用于多重图像显示的补偿电压发生装置及其视频显示装置

    公开(公告)号:CN1135140A

    公开(公告)日:1996-11-06

    申请号:CN95119334.1

    申请日:1995-11-30

    CPC classification number: H04N5/45 H04N5/20 H04N5/57

    Abstract: 本发明揭示了一种用于多重图像显示的补偿电压发生装置和视频显示装置。此补偿电压发生装置包括,对每个图像产生图像质量补偿量的补偿电压发生装置;多个用于检测每个图像的平均图像电平(APL)的APL检测装置;以及根据测到的APL值的比例,分配给每个图像图像质量补偿量的补偿电压分配装置。它用于把多个图像同时显示于一个显示器上,特别是显示于使用它的视频显示装置上,并且使每个图像都获得最佳的补偿特性。

    上/下枕形失真校正电路
    10.
    发明公开

    公开(公告)号:CN1076575A

    公开(公告)日:1993-09-22

    申请号:CN92113363.4

    申请日:1992-11-26

    Inventor: 安藤仁

    CPC classification number: H04N3/2335

    Abstract: 一枕形失真校正电路,它具有一对电路单元,除传统电压/电流变换器(11)、乘法器(13)和放大器电路(15)外,各电路单元还具有用于分别对垂直锯齿波信号的上部和下部采样的第一和第二差分比较器电路(2,3)用于对第一和第二差分比较器电路(2,3)的输出平方的第一和第二乘法器电路(4,5)及第一和第二幅度调节电路(6,8),两个幅度调节电路(6,8)的两个输出经加法器(10)加到放大器电路(15),这样可单独地对上和下枕形失真校正。

Patent Agency Ranking