图像解码装置、图像编码装置、图像解码电路以及图像解码方法

    公开(公告)号:CN102439977B

    公开(公告)日:2015-06-10

    申请号:CN201180002164.2

    申请日:2011-03-16

    CPC classification number: H04N19/60 H04N19/122 H04N19/44 H04N19/547

    Abstract: 本发明的解码装置(100),具备;解码部(101),从上述编码流将确定信息进行解码,该确定信息用于确定在正交变换中利用的正交变换基;正交变换基积蓄部(110),用于保存在逆正交变换中利用的多个正交变换基;正交变换基存储部(103),保存被保存的多个正交变换基中的,逆正交变换所需要的正交变换基;逆正交变换部(112),利用保存在正交变换基存储部(103)中、且由确定信息确定的正交变换基进行逆正交变换;以及正交变换基传送控制部(102),仅在正交变换基存储部(103)未保存被确定的正交变换基的情况下,从正交变换基积蓄部(110)向正交变换基存储部(103)传送被确定的正交变换基。根据该结构,能够缩减存放了正交变换基的存储器的存储器频带以及减少存储器访问延迟。

    运动图像解码装置及运动图像解码方法

    公开(公告)号:CN102176751B

    公开(公告)日:2013-12-25

    申请号:CN201110143608.6

    申请日:2007-12-27

    Abstract: 本发明涉及一种运动图像解码装置。包括:图像存储器(103),将包含运动矢量信息的、以宏块为单位所描述的宏块信息和包含宏块的图像的已解码的图像数据对应起来并保存;错误判定部(104),判定解码对象图像是否有错误;图像数据置换部(109),在判定为有错误的情况下,将解码对象图像的图像数据,置换为在解码对象图像之前图像存储器(103)所保存的已解码的图像数据;以及宏块信息置换部(113),在判定为有错误的情况下,将与包含错误的解码对象图像相对应的宏块信息,置换为与已解码的图像相对应而保存的宏块信息;或者宏块信息保存部(602),将示出解码对象图像包含错误的信息与解码对象图像的图像数据对应起来并保存。

    图像处理装置以及图像处理方法

    公开(公告)号:CN103348678A

    公开(公告)日:2013-10-09

    申请号:CN201280003437.X

    申请日:2012-11-22

    CPC classification number: H04N19/50 H04N19/433 H04N19/46 H04N19/52

    Abstract: 图像处理装置具备:第一存储部(101),用于存储在至少与一个图片对应的多个预测单元的预测图像的生成中所利用的多个预测参数;第二存储部(102),用于存储在多个预测单元中的两个以上的预测单元的预测图像的生成中所利用的两个以上的预测参数;以及传输部(110),将用于预测图像的生成的两个以上的预测参数从第一存储部(101)一起传输到第二存储部(102),或者,将在预测图像的生成中所利用的两个以上的预测参数从第二存储部(102)一起传输到第一存储部(101)。

    运算处理装置及指令序列生成装置

    公开(公告)号:CN100557565C

    公开(公告)日:2009-11-04

    申请号:CN200510113272.3

    申请日:2005-07-06

    CPC classification number: G06F9/3877 G06F9/3885

    Abstract: 一种具备主处理器和协处理器的运算处理装置,主处理器具有:根据运算指令进行运算时用于保存运算对象或结果的多个寄存器、和逐次解释指令并进行根据指令的控制的指令解释控制部,此指令解释控制部利用操作数来指定:在上述协处理器中应执行的运算处理的种类、表示保存该运算处理对象的第一寄存器的信息和表示应保存上述协处理器进行运算处理的结果的第二寄存器的信息,通过解释用于请求向协处理器的运算的1条指令即协处理器运算指令,从而进行下述控制:在上述协处理器中,将第一寄存器的内容作为运算处理对象以执行该种类的运算处理,进而将由上述协处理器生成的此运算处理结果写入第二寄存器。

    解码装置以及解码方法
    7.
    发明公开

    公开(公告)号:CN101569198A

    公开(公告)日:2009-10-28

    申请号:CN200880000678.2

    申请日:2008-05-01

    CPC classification number: H03M7/40 H04N19/44 H04N19/61 H04N19/89 H04N19/895

    Abstract: 提供一种解码装置,其能够通过减少错误的误检测,且有效地检测错误,从而正确地进行错误隐藏。对以块为单位被编码的编码图像进行解码的解码装置(100)具有:可扩展解码部(101),对编码图像进行解码;错误发生位置决定部(109),利用量化参数,决定有可能发生了错误的候补块,所述量化参数是通过可扩展解码部(101)按照每个块进行解码而得到的量化参数;以及错误修整部(110),对错误发生位置决定部(109)所决定的候补块以后的块进行修整。

    运动图像解码装置以及运动图像解码方法

    公开(公告)号:CN101543082A

    公开(公告)日:2009-09-23

    申请号:CN200880000638.8

    申请日:2008-05-14

    CPC classification number: H04N19/52 H04N19/433 H04N19/44 H04N19/573 H04N19/61

    Abstract: 本发明提供一种运动图像解码装置,对具有编码图像的运动图像数据进行解码,该编码图像是通过编码方式进行编码而得到的编码图像,该编码方式是指最多参考n(n为2以上的整数)幅的图像来进行帧间预测的编码方式,所述运动图像解码装置,包括:H.264解码器,利用帧间预测对运动图像数据中包含的编码图像进行解码;外部存储器,保持已解码图像,以使该已解码图像被输出到外部;内部存储器,能够存储n幅已解码图像,该n幅已解码图像是在帧间预测时能够参考的n幅已解码图像;以及第二传输部,将已解码图像从外部存储器传输到内部存储器,使得在对一幅编码图像开始进行解码之前n幅已解码图像被存储在内部存储器。

    阵列式运算装置
    9.
    发明公开

    公开(公告)号:CN101010671A

    公开(公告)日:2007-08-01

    申请号:CN200580026332.6

    申请日:2005-08-02

    Abstract: 一种阵列式运算装置,具有由依次配置的多个处理器单元构成的处理器阵列;在每一个周期发行1个指令;在每一个周期,制作用于控制最初的处理器单元的动作的动作控制信息,根据制作的动作控制信息和1个指令,生成对最初的处理器单元的指令;根据为了控制前1个处理器单元的动作而制作的动作控制信息,制作用于控制其它处理器单元的动作的动作控制信息;根据制作的动作控制信息和由上述指令取得单元取得的1个指令,生成对上述处理器单元的指令。

Patent Agency Ranking