源同步高速串行接口的时钟通路前端放大电路

    公开(公告)号:CN103633945B

    公开(公告)日:2016-08-17

    申请号:CN201310629540.1

    申请日:2013-11-29

    Abstract: 本发明公开了一种源同步高速串行接口时钟通路前端放大电路,包括:低通滤波器模块,用于从高速输出CP/CN提取用于表征占空比的低频分量;放大器模块,用于实现低频分量的放大和共模电平的调整;交流耦合模块,用于实现共模电平的移位和第一级级放大器输入翻转点的调整;级放大电路,用于实现小信号的放大。本发明提出了一种带占空比校准的前端放大电路。采用pi阻抗匹配实现共模阻抗和差模阻抗的分别匹配降低反射,采用两级ESD保护降低寄生效应,中低合适的处理可以降低链路的抖动预算。

    一种流水线结构模数转换器的前端电路及其时序控制方法

    公开(公告)号:CN103281080B

    公开(公告)日:2017-03-15

    申请号:CN201310146910.6

    申请日:2013-04-25

    Abstract: 本发明公开了一种流水线结构模数转换器的前端电路及其时序控制方法,以省略采样保持放大器,改善功耗和噪声指标并降低转换延迟。前端电路用于实现M1+M2位的模数转换以及获取第二模拟余差信号,其中第二模拟余差信号供流水线结构模数转换器中的该前端电路的下一转换级进行采样,前端电路包括:第一转换级和第二转换级;第一转换级,直接对输入信号进行采样,完成M1位的模数转换,并获取第一模拟余差信号;第二转换级接收第一模拟余差信号、对第一模拟余差信号进行采样,完成M2位模数转换,获取第二模拟余差信号。

    模数转换器前端电路
    3.
    发明授权

    公开(公告)号:CN103248365B

    公开(公告)日:2016-06-01

    申请号:CN201310217847.0

    申请日:2013-06-03

    Abstract: 本发明提出一种模数转换器前端电路,包括:MDAC支路和ADC支路。MDAC支路用于接收输入电压Vin,输出余差电压Vout。ADC支路用于接收输入电压Vin,输出A/D转换结果Dout。本发明在不增加时钟相的基础上减小电路的孔径误差,采用动态比较器,工作时电路中不存在直流通路,降低系统的功耗。

    调制器电路、数据转换器、通信组件、芯片及电子设备

    公开(公告)号:CN118508972A

    公开(公告)日:2024-08-16

    申请号:CN202410617642.X

    申请日:2024-05-17

    Abstract: 本申请公开了一种调制器电路、数据转换器、通信组件、芯片及电子设备。调制器电路包括量化器、模拟积分器、数字处理电路和数字模拟转换反馈支路。模拟积分器配置为获取第一模拟信号和第二模拟信号,并将第一模拟信号和第二模拟信号处理,以得到第三模拟信号。量化器配置为将第三模拟信号转换成第一数字信号。数字处理电路配置为按照设定的传递函数处理第一数字信号,以得到第二数字信号。数字模拟转换反馈支路配置为将第二数字信号转换为第二模拟信号提供给量化器。调制器电路具有架构可重构的特性,架构的可重构可以通过在数字域内的设定各条通路的系数实现,提高了调制器电路的鲁棒性,也降低了调制器电路的重构成本。

    信号产生电路、全并行模数转换器及相关设备

    公开(公告)号:CN118018015A

    公开(公告)日:2024-05-10

    申请号:CN202410038703.7

    申请日:2024-01-10

    Abstract: 本发明涉及集成电路技术领域,提供一种信号产生电路、全并行模数转换器及相关设备,该信号产生电路应用于全并行模数转换器,其包括开关单元和多个电容单元中的第一电容单元、第二电容单元、第三电容单元和第四电容单元,开关单元用于在第一状态和第二状态之间交替切换,以在电容组提供的比较器对应的目标阈值电压下,使第一输出端产生第一信号以及使第二输出端产生第二信号,第一信号和第二信号用于输入比较器进行比较,本发明中阈值电压的生成基于电容值来确定,这样可以替代相关技术中利用分压电阻串来生成阈值电压的电路,进而解决相关技术中因分压电阻串带来的静态功耗大的问题,实现模数转换器运行性能的提高。

    一种基于过采样的多路异步信号单信道数据传输电路

    公开(公告)号:CN114374394A

    公开(公告)日:2022-04-19

    申请号:CN202111563325.7

    申请日:2021-12-20

    Applicant: 清华大学

    Inventor: 李福乐 周喆

    Abstract: 本申请涉及微电子集成电路技术领域,尤其涉及一种基于过采样的多路异步信号单信道数据传输电路,包括:多路异步数据源,用于输出多路异步数据;并串转换电路,并串转换电路的输入端连接多路异步数据源的输出端,并串转换电路的输出端连接信道的一端,用于接收多路异步数据源输入的多路异步数据,并基于控制信号将多路异步数据转换为单路串行数据;串并转换电路,串并转换电路的输入端连接信道的另一端,串并转换电路的输出端连接多路数据接收端,用于接收信道输入的单路串行数据,并基于控制信号将单路串行数据输入至多路数据接收端。采用上述方案的本申请能够在不降低数据传输率、吞吐率的情况下,有效降低信道数目。

    流水线模数转换器及其运放自适应配置电路及方法

    公开(公告)号:CN108880543B

    公开(公告)日:2022-04-01

    申请号:CN201710326116.8

    申请日:2017-05-10

    Abstract: 本发明提供一种流水线模数转换器及其运放自适应配置电路及方法。所述运放自适应配置电路包括残差阶跃检测模块,可配置的负阻单元阵列和自适应配置控制模块。所述运放自适应配置电路在上电后,在自适应配置控制模块的控制下,所述残差阶跃检测模块通过检测待校准级电路在零输入时的残差阶跃,自动调整配置负阻单元阵列,以最大化运放的开环增益。所述运放自适应配置电路可与级电路电容失配误差的前台校准电路相互兼容,而且与传统的运放有限增益误差校准电路相比,具有简单高效和面积开销小的优点。

    具有抖动功能的阈值电压产生电路、FlashADC及流水线ADC

    公开(公告)号:CN111313901A

    公开(公告)日:2020-06-19

    申请号:CN202010130663.0

    申请日:2020-02-28

    Applicant: 清华大学

    Inventor: 李福乐 丁洋

    Abstract: 一种阈值电压产生电路,用以产生具有抖动功能的阈值电压,包括两个电流源、两个电流沉、两个电阻串和一个电流型DAC,其中,每个电阻串均包括(2N+1-2)个电阻,每个电阻串中的电阻依次串联,串联后的电阻的两端分别连接相应的电流源及电流沉,所述电流型DAC用以接收一数字抖动信号,并将所述数字抖动信号转换为两个反向的电流信号,两个反向的电流信号分别输出至第一节点及第二节点,所述第一节点与所述第二节点之间还串联有第一电阻和第二电阻,所述第一电阻与所述第二电阻之间接入一共模电压。所述阈值电压产生电路采用电流偏置,因此不受布线寄生影响,且电路有所简化,功耗和面积均有节省。

    一种高速低功耗PAM4发射机

    公开(公告)号:CN106603095B

    公开(公告)日:2018-11-20

    申请号:CN201611104172.9

    申请日:2016-12-05

    Applicant: 清华大学

    Abstract: 本发明涉及一种高速低功耗PAM4发射机,用于高速串行接口,属于模拟电路设计领域;该发射机使用PAM4编码,在8:2合路(并行8路数据合成2路数据)时使用4:1合路器代替8:4和4:2的两级2:1合路器,从而简化了合路器及相应时钟链路的结构,大大节约了功耗和面积。

    一种采用模拟电路补偿电容的低压差线性稳压器

    公开(公告)号:CN106774588A

    公开(公告)日:2017-05-31

    申请号:CN201611104762.1

    申请日:2016-12-05

    Applicant: 清华大学

    CPC classification number: G05F1/565

    Abstract: 模拟低压差线性稳压器为闭环负反馈结构,可以在调整管的输入和输出之间加入密勒补偿电路保证环路的稳定性,然而在不同负载下,调整管的工作状态会发生改变,使得密勒等效到调整管输入端的电容值发生改变,因而环路主极点的大小跟着发生改变,最终影响环路的稳定性;本发明提供了一种采用模拟电路补偿电容的低压差线性稳压器,在使用密勒补偿的低压差线性稳压器电路中,利用电压检测电路检测调整管栅极的电压,判断调整管的工作状态,根据不同工作状态下调整管栅极的等效电容,通过电容补偿电路调整不同工作状态下调整管栅极节点电容的大小,使其基本不变,减小节点等效电容的变化,进而保证主极点频率的稳定。

Patent Agency Ranking