可重构处理器数据同步处理方法及装置

    公开(公告)号:CN112559053A

    公开(公告)日:2021-03-26

    申请号:CN202011518287.9

    申请日:2020-12-21

    Applicant: 清华大学

    Abstract: 本发明提供了一种可重构处理器数据同步处理方法及装置,涉及通信技术领域,该方法包括获取第一节点的第一运算时刻信息、可重构处理器各节点的运算周期信息和间隔周期信息;根据第一运算时刻信息、运算周期信息和间隔周期信息计算第一节点的多个后继节点的第二运算时刻信息;后继节点与第一节点存在直接或间接的依赖关系;根据第二运算时刻信息计算除第一节点和多个后继节点外的剩余节点的第三运算时刻信息;根据第一运算时刻信息、第二运算时刻信息和第三运算时刻信息控制可重构处理器同步处理待处理任务。本发明实施例提供了对于高并行流水任务面对存储资源有限导致的访存冲突的解决方案。

    零缓冲流水的可重构处理单元阵列及零缓冲流水方法

    公开(公告)号:CN112506853B

    公开(公告)日:2024-08-20

    申请号:CN202011506076.3

    申请日:2020-12-18

    Applicant: 清华大学

    Abstract: 本发明公开了一种零缓冲流水的可重构处理单元阵列及零缓冲流水方法,零缓冲流水的可重构处理单元阵列PEA中的处理单元PE之间的数据传输、PE对PE中的局部寄存器LR的读写、PEA对PEA中全局寄存器GR和共享存储器SM的访问不经过先进先出存储器FIFO,采用包含有停顿周期数的配置信息在可重构处理器上对运算算子进行静态调度,基于所述停顿周期数确定每个运算算子所对应的PE的启动时间,实现零缓冲流水。本发明通过配置信息的软件定义方式,利用停顿周期数从而忽略了FIFO的开销,减少了数据传输和处理的延迟,也因此极大的提高了数据传输、数据处理的效率。

    零缓冲流水的可重构处理单元阵列及零缓冲流水方法

    公开(公告)号:CN112506853A

    公开(公告)日:2021-03-16

    申请号:CN202011506076.3

    申请日:2020-12-18

    Applicant: 清华大学

    Abstract: 本发明公开了一种零缓冲流水的可重构处理单元阵列及零缓冲流水方法,零缓冲流水的可重构处理单元阵列PEA中的处理单元PE之间的数据传输、PE对PE中的局部寄存器LR的读写、PEA对PEA中全局寄存器GR和共享存储器SM的访问不经过先进先出存储器FIFO,采用包含有停顿周期数的配置信息在可重构处理器上对运算算子进行静态调度,基于所述停顿周期数确定每个运算算子所对应的PE的启动时间,实现零缓冲流水。本发明通过配置信息的软件定义方式,利用停顿周期数从而忽略了FIFO的开销,减少了数据传输和处理的延迟,也因此极大的提高了数据传输、数据处理的效率。

    可重构处理器数据同步处理方法及装置

    公开(公告)号:CN112559053B

    公开(公告)日:2022-06-03

    申请号:CN202011518287.9

    申请日:2020-12-21

    Applicant: 清华大学

    Abstract: 本发明提供了一种可重构处理器数据同步处理方法及装置,涉及通信技术领域,该方法包括获取第一节点的第一运算时刻信息、可重构处理器各节点的运算周期信息和间隔周期信息;根据第一运算时刻信息、运算周期信息和间隔周期信息计算第一节点的多个后继节点的第二运算时刻信息;后继节点与第一节点存在直接或间接的依赖关系;根据第二运算时刻信息计算除第一节点和多个后继节点外的剩余节点的第三运算时刻信息;根据第一运算时刻信息、第二运算时刻信息和第三运算时刻信息控制可重构处理器同步处理待处理任务。本发明实施例提供了对于高并行流水任务面对存储资源有限导致的访存冲突的解决方案。

    可重构处理单元、可重构处理单元阵列及其运行方法

    公开(公告)号:CN112486903A

    公开(公告)日:2021-03-12

    申请号:CN202011503241.X

    申请日:2020-12-18

    Applicant: 清华大学

    Abstract: 本发明实施例提供了一种可重构处理单元、可重构处理单元阵列及其运行方法,其中,该方法包括:在取配置的流水环节中,读取该可重构处理单元的配置信息;在译码和取数的流水环节中,对配置信息进行译码并根据所述配置信息读取数据;在执行的流水环节中,根据配置信息对读取的数据进行运算操作或访存操作;在写回的流水环节中,根据配置信息对数据进行存储器的写回操作,各流水环节并行运行。该方案可重构处理单元实现共四级流水环节,各流水环节并行运行,在执行的流水环节中实现了运算操作功能和访存操作功能并存且运算操作和访存操作分离式运行,使得实现了执行的流水环节更细的流水设计,有利于提高可重构处理单元阵列的计算能力和计算性能。

    可重构处理器的配置加载系统及方法

    公开(公告)号:CN112445538B

    公开(公告)日:2021-11-30

    申请号:CN202011472218.9

    申请日:2020-12-15

    Applicant: 清华大学

    Abstract: 本发明提供了一种可重构处理器的配置加载系统及方法,该系统包括:配置控制器,用于获取PEA的配置任务所需配置数据的长度和多个配置地址;获取多个配置包并发送至PEA控制器,直至当前获取的配置包的数量等于配置数据的长度;判断当前是否接收到了PEA_CP_Finish信号,若是,预取下一个配置任务的配置数据;PEA控制器,用于从每个配置包中解析出顶层配置信息,确定对应的PE并发送;在接收到当前配置任务的所有PE发送的PE_CP_Finish信号后,发送PEA_CP_Finish信号;PE,用于在每次执行完一个配置包后,发送PE_CP_Finish信号。本发明可以对可重构处理器的配置进行加载,延迟少。

    可重构处理器的配置加载系统及方法

    公开(公告)号:CN112445538A

    公开(公告)日:2021-03-05

    申请号:CN202011472218.9

    申请日:2020-12-15

    Applicant: 清华大学

    Abstract: 本发明提供了一种可重构处理器的配置加载系统及方法,该系统包括:配置控制器,用于获取PEA的配置任务所需配置数据的长度和多个配置地址;获取多个配置包并发送至PEA控制器,直至当前获取的配置包的数量等于配置数据的长度;判断当前是否接收到了PEA_CP_Finish信号,若是,预取下一个配置任务的配置数据;PEA控制器,用于从每个配置包中解析出顶层配置信息,确定对应的PE并发送;在接收到当前配置任务的所有PE发送的PE_CP_Finish信号后,发送PEA_CP_Finish信号;PE,用于在每次执行完一个配置包后,发送PE_CP_Finish信号。本发明可以对可重构处理器的配置进行加载,延迟少。

Patent Agency Ranking