-
公开(公告)号:CN105379284B
公开(公告)日:2020-02-21
申请号:CN201380078187.0
申请日:2013-07-22
Applicant: 瑞萨电子株式会社
Abstract: 动态图像编码装置(1)执行与应该进行编码的动态图像信号(VS)相关的语法元素的动态图像编码处理来形成编码比特流(CVBS)。在动态图像编码处理之前执行对动态图像信号(VS)追加填充处理数据(PD)的填充处理,被追加了填充处理数据的追加动态图像信号的横和纵的尺寸被设定为动态图像编码处理的编码块尺寸的整数倍。判定语法元素的编码块属于动态图像信号(VS)和填充处理数据(PD)中的哪一个。在编码块属于前者的情况下,形成具有大的码量的编码比特流。在编码块属于后者的情况下,形成具有小的码量的编码比特流。能够减轻在填充处理时编码比特流的码量的增加。
-
公开(公告)号:CN111343456A
公开(公告)日:2020-06-26
申请号:CN201911158718.2
申请日:2019-11-22
Applicant: 瑞萨电子株式会社
IPC: H04N19/107 , H04N19/176 , H04N19/56 , H04N19/61 , H04N19/625 , H04N19/86
Abstract: 一种视频编码设备包括:局部解码生成单元,用于基于分割图像的编码结果来生成参考图像;压缩单元,用于压缩参考图像以生成压缩数据;参考图像存储确定单元,用于确定是否将压缩数据存储在存储器中;以及帧间预测单元,基于存储在存储器中的参考图像来执行运动矢量搜索以进行帧间编码。参考图像存储确定单元针对运动图像数据的每个确定的区域来设置用于存储参考图像的可允许数据量,并且基于可允许数据量来确定是否将通过压缩参考图像而获得的压缩数据存储在存储器中。帧间预测单元将与存储器中存储的压缩数据相对应的参考图像设置为运动矢量搜索的搜索范围。
-
公开(公告)号:CN102714733B
公开(公告)日:2015-09-16
申请号:CN201080061815.0
申请日:2010-12-14
Applicant: 瑞萨电子株式会社
IPC: H04N19/176 , H04N19/129 , H04N19/423 , H04N19/436 , H04N19/85
CPC classification number: H04N19/85 , H04N19/129 , H04N19/176 , H04N19/423 , H04N19/436
Abstract: 本发明的目的在于减轻用于保存周边宏块信息的存储器的存储容量的增大。运动图像编码方法使用编码处理装置对包含在水平方向的横宽比垂直方向的纵宽更大的横向画面的运动图像中的多个宏块(MB)进行编码。在进行编码时,编码(MB)的周边的多个完成编码的多个(MB)的信息保存在内置的信息保存存储器(204)中。在进行编码时,首先对在横向画面的横宽的左端排列于垂直方向的多个(MB)依次编码,其编码信息保存在信息保存存储器(204)中。之后,接着对在横向画面的横宽的左端的水平方向右邻排列于垂直方向的多个(MB)依次编码。
-
公开(公告)号:CN102714733A
公开(公告)日:2012-10-03
申请号:CN201080061815.0
申请日:2010-12-14
Applicant: 瑞萨电子株式会社
CPC classification number: H04N19/85 , H04N19/129 , H04N19/176 , H04N19/423 , H04N19/436
Abstract: 本发明的目的在于减轻用于保存周边宏块信息的存储器的存储容量的增大。运动图像编码方法使用编码处理装置对包含在水平方向的横宽比垂直方向的纵宽更大的横向画面的运动图像中的多个宏块(MB)进行编码。在进行编码时,编码(MB)的周边的多个完成编码的多个(MB)的信息保存在内置的信息保存存储器(204)中。在进行编码时,首先对在横向画面的横宽的左端排列于垂直方向的多个(MB)依次编码,其编码信息保存在信息保存存储器(204)中。之后,接着对在横向画面的横宽的左端的水平方向右邻排列于垂直方向的多个(MB)依次编码。
-
公开(公告)号:CN107820086B
公开(公告)日:2023-08-18
申请号:CN201710600897.5
申请日:2017-07-21
Applicant: 瑞萨电子株式会社
IPC: H04N19/17 , H04N21/845
Abstract: 本发明涉及半导体装置、移动图像处理系统、控制半导体装置的方法。可以平滑地移动显示区域。半导体装置顺序地接收多个整体图像,每个整体图像包括多个小画面图像,并且每个整体图像在时间上是连续的并且形成移动图像;并且对接收到的整体图像进行解码。这里,半导体装置包括:接收单元,接收包括小画面图像的整体图像;确定单元,确定包括要解码的小画面图像并且被包括在整体图像中的解码区域;和,解码单元,解码由确定单元确定并且被包括在整体图像中的解码区域中的小画面图像。当在解码区域中出现帧内帧的小画面图像时,确定单元确定新的解码区域。
-
公开(公告)号:CN105379284A
公开(公告)日:2016-03-02
申请号:CN201380078187.0
申请日:2013-07-22
Applicant: 瑞萨电子株式会社
CPC classification number: H04N19/563 , H04N19/11 , H04N19/115 , H04N19/119 , H04N19/124 , H04N19/132 , H04N19/146 , H04N19/159 , H04N19/167 , H04N19/176 , H04N19/42 , H04N19/436 , H04N19/52 , H04N19/59 , H04N19/61 , H04N19/86 , H04N19/91
Abstract: 动态图像编码装置(1)执行与应该进行编码的动态图像信号(VS)相关的语法元素的动态图像编码处理来形成编码比特流(CVBS)。在动态图像编码处理之前执行对动态图像信号(VS)追加填充处理数据(PD)的填充处理,被追加了填充处理数据的追加动态图像信号的横和纵的尺寸被设定为动态图像编码处理的编码块尺寸的整数倍。判定语法元素的编码块属于动态图像信号(VS)和填充处理数据(PD)中的哪一个。在编码块属于前者的情况下,形成具有大的码量的编码比特流。在编码块属于后者的情况下,形成具有小的码量的编码比特流。能够减轻在填充处理时编码比特流的码量的增加。
-
公开(公告)号:CN111343456B
公开(公告)日:2024-10-11
申请号:CN201911158718.2
申请日:2019-11-22
Applicant: 瑞萨电子株式会社
IPC: H04N19/107 , H04N19/176 , H04N19/56 , H04N19/61 , H04N19/625 , H04N19/86
Abstract: 一种视频编码设备包括:局部解码生成单元,用于基于分割图像的编码结果来生成参考图像;压缩单元,用于压缩参考图像以生成压缩数据;参考图像存储确定单元,用于确定是否将压缩数据存储在存储器中;以及帧间预测单元,基于存储在存储器中的参考图像来执行运动矢量搜索以进行帧间编码。参考图像存储确定单元针对运动图像数据的每个确定的区域来设置用于存储参考图像的可允许数据量,并且基于可允许数据量来确定是否将通过压缩参考图像而获得的压缩数据存储在存储器中。帧间预测单元将与存储器中存储的压缩数据相对应的参考图像设置为运动矢量搜索的搜索范围。
-
公开(公告)号:CN107820086A
公开(公告)日:2018-03-20
申请号:CN201710600897.5
申请日:2017-07-21
Applicant: 瑞萨电子株式会社
IPC: H04N19/17 , H04N21/845
CPC classification number: H04N19/107 , G06T9/007 , H04N19/105 , H04N19/122 , H04N19/17 , H04N19/436 , H04N19/44 , H04N19/573 , H04N21/4728 , H04N21/816 , H04N21/8455
Abstract: 本发明涉及半导体装置、移动图像处理系统、控制半导体装置的方法。可以平滑地移动显示区域。半导体装置顺序地接收多个整体图像,每个整体图像包括多个小画面图像,并且每个整体图像在时间上是连续的并且形成移动图像;并且对接收到的整体图像进行解码。这里,半导体装置包括:接收单元,接收包括小画面图像的整体图像;确定单元,确定包括要解码的小画面图像并且被包括在整体图像中的解码区域;和,解码单元,解码由确定单元确定并且被包括在整体图像中的解码区域中的小画面图像。当在解码区域中出现帧内帧的小画面图像时,确定单元确定新的解码区域。
-
公开(公告)号:CN106559675A
公开(公告)日:2017-04-05
申请号:CN201610822800.0
申请日:2016-09-13
Applicant: 瑞萨电子株式会社
IPC: H04N19/52 , H04N19/593 , H04N19/124 , H04N19/61 , H04N19/169
CPC classification number: H04N19/139 , H04N19/105 , H04N19/124 , H04N19/132 , H04N19/137 , H04N19/159 , H04N19/172 , H04N19/174 , H04N19/186 , H04N19/439 , H04N19/61 , H04N19/52 , H04N19/1887 , H04N19/593
Abstract: 一种半导体装置包括散列生成器,参考散列列表,帧模式确定单元,以及内部预测单元。散列生成器生成将被编码的目标帧的散列值。参考散列列表是用来记录由散列生成器生成的散列值。帧模式确定单元把由散列生成器生成的散列值与在参考散列列表中的散列值相比较。内部预测单元执行针对将被编码的目标帧的帧内预测。当将被编码的目标帧的散列值域在参考散列列表中的任意散列值一致时,内部预测单元跳过编码过程,并且输出对应于在参考散列列表中的任意散列值的编码信息。
-
公开(公告)号:CN101202910B
公开(公告)日:2012-07-04
申请号:CN200710169860.8
申请日:2007-11-14
Applicant: 瑞萨电子株式会社
CPC classification number: H04N19/436 , H04N19/12 , H04N19/13 , H04N19/44 , H04N19/70
Abstract: 本发明涉及图像解码装置、图像编码装置和系统LSI。本发明的图像解码装置,与根据编码了的数据中包含的参数的种类选择码表或编码形式来使用的图像编码方法的解码对应,具备:比特流处理部,将编码了的数据的比特流变换为中间形式;以及图像处理部,将变换为中间形式的数据进行解码,并变换为图像数据,比特流处理部和图像处理部独立启动。在图像编码装置中,同样具备:图像处理部,将编码的图像数据变换为中间形式;比特流处理部,对变换为上述中间形式的数据进行编码,变换为比特流。由此实现低动作频率、低耗电的图像编解码处理。
-
-
-
-
-
-
-
-
-