运算处理装置
    11.
    发明公开

    公开(公告)号:CN1176425A

    公开(公告)日:1998-03-18

    申请号:CN97112942.8

    申请日:1997-06-05

    Inventor: 三好明

    CPC classification number: G06F7/5318 G06F7/49994 G06F7/5338

    Abstract: 本发明目的是在并联乘法器的部分积加法运算中,减轻符号扩展所伴随的时间性损失。用把4∶2压缩器并排起来的进位保存加法器20构成用于对每一个皆是已用2的补数表示的2进数且具有互不相的权重的4个部分积P0、P1、P2和P3进行加法运算的部分积加法器。在各个4∶2压缩器中,4输入中的W输入呈现最短的传播延迟,而Y和Z输入构成关键路径。

    用来解码并执行指令的处理器

    公开(公告)号:CN100356316C

    公开(公告)日:2007-12-19

    申请号:CN200410002278.9

    申请日:1997-11-28

    CPC classification number: G06F9/3001 G06F7/49921 G06F7/5443 G06F7/57

    Abstract: 一种用来解码并执行指令的处理器,该处理器包括:正值转换及饱和运算单元,用于:a)当数据为负时,将数据变为零,并且b)当数据超过最大值时,将数据饱和为最大值,其中,转换处理及饱和处理至少两者之一由一个指令来执行。为了高速地执行把带码数据变换成无码数据的正值处理和以适当位修整的饱和运算处理,在使正值饱和运算指令“MCSST D1”解码的情况下,积和结果专用寄存器6向总线P1输出保持值。比较电路22比较积和结果专用寄存器6的保持值和带32位码整数0x000000FF的大小。正负判断电路23判断由积和结果专用寄存器6保持的值的第8位是否为ON。多路转换器24向数据总线18输出积和结果专用寄存器6的保持值、常数发生电路21产生的最大值“0x000000F”、正值饱和运算指令“MCSST D1”产生的零值“0x0000_0000”中的任一个。

Patent Agency Ranking