驱动电路
    12.
    发明授权

    公开(公告)号:CN100541569C

    公开(公告)日:2009-09-16

    申请号:CN200510097814.2

    申请日:2005-08-30

    Abstract: 本发明提供一种即使自低压电源供给的电源电压VDD比推荐工作电源电压低,也能够防止CMOS输出部的穿通电流发生的驱动电路。该驱动电路包括:电平移位部(13)和CMOS输出部(14),其中电平移位部(13)具有源极与高压电源连接、漏极与IN4连接、栅极与IN5连接的P型MOS晶体管(2),源极与高压电源连接、漏极与IN5连接、栅极与IN4连接的P型MOS晶体管(3),源极接地、漏极与IN4连接、栅极接收低压信号的N型MOS晶体管(5),以及源极接地、漏极与IN5连接的N型MOS晶体管(6);CMOS输出部(14)具有P型MOS晶体管(1)及N型MOS晶体管(4);P型MOS晶体管(2)的驱动电流比N型MOS晶体管(5)的驱动电流大。

    半导体集成电路器件
    14.
    发明授权

    公开(公告)号:CN100428462C

    公开(公告)日:2008-10-22

    申请号:CN200510075432.X

    申请日:2005-06-01

    Abstract: 本发明涉及一种三值输出多通道半导体集成电路的布图,提供一种提高半导体集成电路的集成度、用于使输出特性稳定的最佳半导体集成电路的布图设计。三值输出电路构成为:以输出连接焊盘为中心、在一方配置第二高侧晶体管(5)、二极管(8)、第二电平移位电路(7),在另一方配置低侧晶体管(10)、第一高侧晶体管(4)、第一电平移位电路(6)、前置驱动器(9),将各单元排列成一列,且第二高侧晶体管(5)和低侧晶体管(10)夹持输出连接焊盘(11),上述第一电平移位电路(6)、上述第二电平移位电路(7)和上述前置驱动器(9)的单元宽度相当于上述低侧晶体管(10)的单元宽度。

    步进电机驱动装置和方法

    公开(公告)号:CN1316731C

    公开(公告)日:2007-05-16

    申请号:CN03132777.X

    申请日:2003-08-29

    Abstract: 参考信号产生单元对阶梯信号进行积分,以产生参考信号VCTA,其波形没有电平的急剧变化,并且其表示了一电流限定值。PWM参考信号产生单元产生一PWM参考信号。一电源电流检测单元检测流向一线圈的电源电流。一PWM控制单元对参考信号VCTA和电源电流检测单元在PWM参考信号的每个周期检测的值进行比较,并根据该比较结果设定桥式整流电路中的每个晶体管处于导通状态或非导通状态。这样,控制流向线圈的电源电流去接近由参考信号VCTA所表示的电流限定值。

    输出电路及多输出电路
    17.
    发明公开

    公开(公告)号:CN101295977A

    公开(公告)日:2008-10-29

    申请号:CN200810083558.5

    申请日:2008-03-12

    CPC classification number: H03K17/284 H03K19/018521

    Abstract: 本发明公开了一种输出电路及多输出电路。该输出电路包括:高侧晶体管13、低侧晶体管14、栅极保护电路10、电平位移电路8以及预驱动电路7。电平位移电路8在使高侧晶体管13截止后经过规定时间以后,再使从输出端4流向电平位移电路8的电流路径成为断路状态。因此,本发明能够提供一种切断负载电流从输出端通过齐纳二极管流向电平位移电路的路径,使输出端完全地成为高阻抗的输出电路。

    步进电动机驱动装置和方法

    公开(公告)号:CN1327607C

    公开(公告)日:2007-07-18

    申请号:CN200410008011.0

    申请日:2004-03-05

    CPC classification number: H02P8/20 H02P8/16

    Abstract: 基准信号发生单元产生表示具有阶梯波形的电流极限值的基准信号(VCA)。PWM控制单元将用线圈测量单元得到的测量信号(SENA)与在用PWM定时信号发生单元产生的PWM定时信号的时间间隔的基准信号(VCA)进行比较,根据比较结果,将桥式整流电路的晶体管切换到导通和关断状态,从而PWM可控制供给线圈的供电电流。放电指令信号发生单元当基准信号(VCA)减小时发出放电指令信号(MMCPA)。响应于此,PWM控制单元在桥式整流电路中形成电流路径,使再生电流回流到电源和电容器中。

    半导体集成电路器件
    20.
    发明公开

    公开(公告)号:CN1705117A

    公开(公告)日:2005-12-07

    申请号:CN200510075432.X

    申请日:2005-06-01

    CPC classification number: H01L27/11803 H01L2924/0002 H01L2924/00

    Abstract: 本发明涉及一种三值输出多通道半导体集成电路的布图,提供一种提高半导体集成电路的集成度、用于使输出特性稳定的最佳半导体集成电路的布图设计。三值输出电路构成为:以输出连接焊盘为中心、在一方配置第二高侧晶体管(5)、二极管(8)、第二电平移位电路(7),在另一方配置低侧晶体管(10)、第一高侧晶体管(4)、第一电平移位电路(6)、前置驱动器(9),将各单元排列成一列,且第二高侧晶体管(5)和低侧晶体管(10)夹持输出连接焊盘(11),上述第一电平移位电路(6)、上述第二电平移位电路(7)和上述前置驱动器(9)的单元宽度相当于上述低侧晶体管(10)的单元宽度。

Patent Agency Ranking