事件驱动型逻辑电路
    11.
    发明公开

    公开(公告)号:CN1731677A

    公开(公告)日:2006-02-08

    申请号:CN200510091006.5

    申请日:2005-08-03

    Abstract: 本发明公开了一种事件驱动型逻辑电路。逻辑电路,包括:检测出从信号源(100)输出的数据的变化,再产生显示该数据变化了的事件的事件产生器(10),连锁地传播事件的多个传播元件(20)以及第一级接收从信号源(100)输出了的数据,评价输入了的数据并连锁地传播评价结果的多个评价元件(30)。各个传播元件(20),接收事件时对输入了的数据进行评价。因此,能够实现一种能使输入负载和激活化率双方都下降、进行高速且低功耗操作的逻辑电路。

    电路分析方法和电路分析设备

    公开(公告)号:CN1702660A

    公开(公告)日:2005-11-30

    申请号:CN200510071971.6

    申请日:2005-05-25

    CPC classification number: G06F17/5081

    Abstract: 根据本发明的电路分析设备包括:电容值提取单元,用于从包括半导体集成电路布局信息的设计信息中提取功能元件的电容值;电容值输出单元,用于根据功能元件的电容值,以有区别的方式在包括半导体集成电路布局信息的设计图上显示该半导体集成电路中的功能元件或者与该功能元件连接的功能元件连接布线,或者包括每一属性电容值运算单元,用于基于功能元件属性库和该功能元件的电容值对每一属性执行电容值的运算,所述功能元件属性库保存有半导体集成电路中功能元件的属性信息;每一属性电容值输出单元,用于输出由每一属性电容值运算单元计算出的每一属性的电容值。

    多处理器系统及程序最佳化方法

    公开(公告)号:CN1172240C

    公开(公告)日:2004-10-20

    申请号:CN02142103.X

    申请日:2002-08-26

    Inventor: 笹川幸宏

    Abstract: 一种多处理器系统,其中多个处理器(10、20)分别把表示VLIW模式或多线程模式的程序控制模式的信息保持在程序控制装置(13、23)的程序同步标识(13a、23a)中。使成为主处理器的处理器(10)进行系统全体的程序控制,并且,当程序同步标识(13a)的信息被更新后,把该更新后的信息通知给保存程序的各个指令的指令保存部(30)。本发明能够使多处理器系统适应多样化的处理,可提高全体系统的处理效率。

    以低功率动作的时钟控制的时序电路及其电路变更方法

    公开(公告)号:CN1521585A

    公开(公告)日:2004-08-18

    申请号:CN200410004140.2

    申请日:2004-02-13

    Inventor: 笹川幸宏

    CPC classification number: G11C7/222 G11C7/22 G11C2207/2227

    Abstract: 一种时序电路,包括:变化检测器(14),其检测主单元组(15)所属存储元件即主单元(11a,11b,11c)任何一个之存储内容的变化并且输出时钟控制信号(CTL);以及时钟脉冲发生器(13),其接收时钟控制信号(CTL)而产生时钟脉冲(CLKP),将时钟脉冲(CLKP)提供给时钟域(16)所属存储元件且根据主单元组(15)所属存储元件即主单元(11a,11b,11c)任何一个之存储内容的变化而使其输入改变的从属单元(11d,11e)。由此,可以实现对以在技术要求上不可能停止时钟并且不存在存储元件输出之反馈为前提的时序电路进行时钟控制。

Patent Agency Ranking