-
公开(公告)号:CN116991656A
公开(公告)日:2023-11-03
申请号:CN202310440404.1
申请日:2023-04-23
Applicant: 清华大学
IPC: G06F11/30 , G06F11/32 , G06F11/07 , G06F18/2135 , G06F18/22 , G06F18/2321
Abstract: 本发明涉及资源管理技术领域,具体公开一种异构CPU资源智能监控和分析方法和装置,该方法包括:首先获取实时时序数据;然后计算实时时序数据与多个预设时序数据的相似度,并确定与实时序列数据相似度最高的预设时序数据为目标时序数据;其中,预设时序数据的异常信息已知;再基于目标时序数据的异常信息,确定实时时序数据是否异常,并在实时时序数据异常时告警。如此,在获取实时时序数据后,可以高效及时地发现异常,供预设程序或人员及时维护,保证异构CPU资源利用的安全性和稳定性。
-
公开(公告)号:CN103581181B
公开(公告)日:2017-02-15
申请号:CN201310517176.X
申请日:2013-10-28
Applicant: 清华大学
IPC: H04L29/06
Abstract: 本发明提出一种数据包捕获、处理和发送方法,包括以下步骤:根据系统的页面大小分配一个预定大小的内存空间;将内存从内核空间映射到用户地址空间以使用户程序与内核空间的内存相关联;将接收到的数据包通过直接内存存取方式依次存储到内存空间中连续的多个DMA缓冲区;用户程序通过m个线程对N个DMA缓冲区中的数据包进行并行处理,其中m为处理器的内核数;依次将N个DMA缓冲区中处理完成的数据包向外发送。本发明实现了快速捕获、并行处理、线速发送的有机结合,从而解决了零拷贝技术不能及时处理捕获的数据包的缺点,为安全审计系统提供一定的技术支持。本发明还提出一种数据包捕获、处理和发送系统。
-
公开(公告)号:CN103414603B
公开(公告)日:2016-08-10
申请号:CN201310326817.3
申请日:2013-07-31
Applicant: 清华大学
Abstract: 一种基于Hash折叠方法的Ipv6深度包检测方法,将数据包送入查找引擎,提取数据包中的URL信息和Host信息,然后生成关键字(Key),再将获得的Key发送给TCAM进行查找并获取结果,通过对提取到的URL信息进行Hash折叠,能够充分地减小其长度,有效地提高TCAM的利用率,本发明可利用FPGA实现,布置到查找引擎体统中。
-
公开(公告)号:CN104796291A
公开(公告)日:2015-07-22
申请号:CN201510203080.5
申请日:2015-04-27
Applicant: 清华大学
CPC classification number: H04L45/021 , H04L12/4625 , H04L45/28 , H04L45/38 , H04L47/2483
Abstract: 本发明提供了一种核心路由区域内路由器转发行为规范的检测方法及系统,该方法包括:获取待检测核心路由器直连周边网络设备各端口接收到的数据流,并作为待检测数据流;初始生成数据流状态表,读取并根据数据流状态表对待检测数据流进行匹配检查;若不匹配,则对待检测数据流进行状态探查以生成状态探查结果S(i);检查数据流状态表是否需要更新,如果是,则执行该状态表更新操作;判断状态探查结果是否为触发状态,如果是,则联合待检测核心路由器各周边网络设备,计算待检测核心路由器转发行为状态r,并根据转发行为状态r判定是否存在转发行为异常,若存在,则产生告警日志结果。该检测方法可以有效检测出路由器是否存在转发行为异常。
-
公开(公告)号:CN102306089B
公开(公告)日:2013-09-04
申请号:CN201110184762.8
申请日:2011-07-04
Applicant: 清华大学
IPC: G06F3/14
Abstract: 本发明涉及计算机教学实验技术领域,公开了一种用于计算机硬件实验的远程VGA显示的装置及方法,该装置包括:依次连接的:实验FPGA、共享SRAM、控制FPGA、服务器和客户端,其中,所述实验FPGA用于获取进行VGA显示所需要的信息;所述控制FPGA用于读取实验FPGA发送给所述共享SRAM的数据;所述共享SRAM用于供所述实验FPGA和控制FPGA存取数据。还公开了一种利用上述装置进行远程VGA显示的方法。本发明将VGA信号中的信息分为两部分输出,其中一部分输出到共享的SRAM中去,然后让控制FPGA从共享SRAM中读出数据,将数据传送到远程客户端上,从而使远程实验平台能够显示实验FPGA输出的VGA信号。
-
公开(公告)号:CN102075394A
公开(公告)日:2011-05-25
申请号:CN201110008450.1
申请日:2011-01-14
Applicant: 清华大学
Abstract: 基于P2i循环移数互连结构的数据中心属于数据中心技术领域,其特征在于,是一种基于M个主机、N个交换机、由δ+1种以P2i循环移数方式连接的数据中心,δ值由2δ≤N<2δ+1决定,用2i表示一种连接方式,i表示其序号,i∈[0,δ]且为整数,交换机的接口总数p满足:k为每台交换机相连的最大主机数,在此结构上,用特征路由路径确定交换机的位置,用特征值确定主机的位置。本发明提供了一种利用多个性能、体积和交换容量相同的交换机实现的一种数据中心,且具有良好的主机数量和数据通信带宽可扩展性、以及较好的容错性能。
-
公开(公告)号:CN101252536A
公开(公告)日:2008-08-27
申请号:CN200810103051.1
申请日:2008-03-31
Applicant: 清华大学
Abstract: 路由器多队列数据包缓存管理与输出队列调度系统属于因特网主干网核心路由器技术领域。其特征在于用一片FPGA配合片外数据片存储器和链表存储器构成。该FPGA芯片含有:接收外界数据的数据片FIFO存储器及链表管理电路,链表管理电路通过两个接口电路分别和数据片存储器及链表存储器相连,链表管理电路输出经过队列状态存储器的1024个队列状态信息到队列调度电路,队列调度电路把1024个队列中加权和最大的队列调度出来,并将调度出来的队列编号通过调度结果FIFO存储器送到链表管理电路,链表管理电路通过数据片存储器接口电路,将数据片存储器存储的数据片经数据包发送电路输出。系统支持质量服务,数据包速率为2.5Gbps时,能线速处理进出存储器的数据包。
-
公开(公告)号:CN101083599A
公开(公告)日:2007-12-05
申请号:CN200710118738.8
申请日:2007-07-13
Applicant: 清华大学
Abstract: 基于N个节点、i种以2′方式单向连接的可扩展路由器,其特征在于,每个节点都是一个独立路由器,连接方式数i由节点数N按下式决定:2i≤N<2i+1;连接方式2i由i的值决定;该可扩展路由器用光纤配线盒组实现:每组中的配线盒数等于所选i值;每个配线盒由盒体及光纤连接件组成,每个配线盒一侧的光纤数等于N,每一个光纤配线盒组内的光纤连接件数为N·i。本发明可形成堆叠排方式、联排扩展式、路由节点环绕扩展式以及它们之间的任意组合等多种结构。本发明具有:结构对称、可实现最小扩展粒度以及线性、平滑、动态扩展的优点。
-
公开(公告)号:CN1327674C
公开(公告)日:2007-07-18
申请号:CN200510011356.6
申请日:2005-02-25
Applicant: 清华大学
IPC: H04L12/56
Abstract: 核心路由器上支持访问控制列表功能的双栈兼容路由查找器属于因特网主干网核心路由器硬件技术领域。其特征在于它是由一片FPGA构成的包预处理电路组件和级联两片CAM和SRAM构成的,它通过利用TCAM系统来构造一个路由和ACL表项共存的查找表,支持表项条数的动态分配;包预处理电路组件接收数据包后对包类型进行处理,提取路由查找所需要信息及ACL过滤所需要信息,送交TCAM系统进行查找,再根据返回的查找结果决定处理包的方式,对于转发的数据包,则送交交换网络,同时他还负责TCAM系统的读写及维护功能。系统不仅保证线速度处理,而且在使用ACL的情况下几乎不影响转发性能。
-
公开(公告)号:CN1655534A
公开(公告)日:2005-08-17
申请号:CN200510011356.6
申请日:2005-02-25
Applicant: 清华大学
IPC: H04L12/56
Abstract: 核心路由器上支持访问控制列表功能的双栈兼容路由查找器属于因特网主干网核心路由器硬件技术领域。其特征在于它是由一片FPGA构成的包预处理电路组件和级联两片CAM和SRAM构成的,它通过利用TCAM系统来构造一个路由和ACL表项共存的查找表,支持表项条数的动态分配;包预处理电路组件接收数据包后对包类型进行处理,提取路由查找所需要信息及ACL过滤所需要信息,送交TCAM系统进行查找,再根据返回的查找结果决定处理包的方式,对于转发的数据包,则送交交换网络,同时他还负责TCAM系统的读写及维护功能。系统不仅保证线速度处理,而且在使用ACL的情况下几乎不影响转发性能。
-
-
-
-
-
-
-
-
-