时钟生成电路、记录装置和时钟生成方法

    公开(公告)号:CN101339798A

    公开(公告)日:2009-01-07

    申请号:CN200810127630.X

    申请日:2008-07-02

    Inventor: 佐野达史

    Abstract: 本发明提供了一种时钟生成电路、记录装置和时钟生成方法,其中,该时钟生成电路使特定频率的输入信号乘以特定倍频因子并生成输出时钟信号。该时钟生成电路包括:PLL电路,对输入信号进行倍频并生成输出时钟信号;以及校正电路,改变PLL电路的倍频因子。校正电路通过增大或减小特定倍频因子来改变PLL电路的倍频因子,该改变仅在每个校正周期的校正间隔期间执行,校正周期大于输入信号的一个周期,以及改变被执行以使在与输入信号同步的输入同步信号和与输出时钟信号同步的输出同步信号之间的时间差减小。PLL电路在校正间隔期间使输入信号乘以改变后的倍频因子。

    盘驱动器和预置凹坑检测方法

    公开(公告)号:CN1497543A

    公开(公告)日:2004-05-19

    申请号:CN200310100667.0

    申请日:2003-10-09

    CPC classification number: G11B27/24 G11B7/0053 G11B27/19 G11B2220/2566

    Abstract: 在盘状存储介质上具有形成记录轨迹的摆动凹槽,以及通过在相邻凹槽之间的槽脊上形成预置凹坑而记录的地址信息,在这样的存储介质上检测推挽信号。将检测到的推挽信号与参考电压比较,从而生成槽脊预置凹坑检测信号。对于槽脊预置凹坑检测信号中包括的脉冲,那些宽度小的脉冲被当成噪声脉冲而去除,从而获得修正的槽脊预置凹坑检测信号。对槽脊预置凹坑检测信号中包括的脉冲数进行计数,根据脉冲计数控制参考电压。

Patent Agency Ranking