-
公开(公告)号:CN107612518A
公开(公告)日:2018-01-19
申请号:CN201710715484.1
申请日:2017-08-20
Applicant: 西安电子科技大学
Abstract: 本发明涉及一种低压自调制可变增益放大器电路及混合集成电路,其中,该放大器电路包括第一级可变增益放大器电路(10)、第二级可变增益放大器电路(20)、均方根负反馈检测电路(30)、第一电容(C1)和第二电容(C2)、第一输入端(Vi+)、第二输入端(Vi-)、第一输出端(VO+)及第二输出端(VO-);本发明实施例采用均方根负反馈检测电路,可以根据可变增益放大器电路的输入信号和输出信号实时调制可变增益放大器电路中的衬底偏置信号,从而调制可变增益放大器电路的增益,实现宽增益范围的动态调制,增加系统工作的稳定性。
-
公开(公告)号:CN105681273A
公开(公告)日:2016-06-15
申请号:CN201510953280.2
申请日:2015-12-17
Applicant: 西安电子科技大学
CPC classification number: H04L63/0428 , H04L9/0643 , H04L63/08 , H04L63/1441
Abstract: 本发明公开了一种客户端重复数据删除方法,主要解决现有技术安全性低与运算量大的问题。其实现步骤是:1.利用基于信息锁定MLE的高效加密算法,通过原始文件提取出密钥,使用该密钥对加密密钥进行加密;2.通过引入随机数,保证每一次文件所有权认证的及时有效性,即使攻击者截获文件密文的哈希值,也不能进行及时的文件所有权认证,从而达到抵抗重放攻击的目的;3.对于通过文件所有权认证的用户,服务器授予其文件所有权,并通知该用户删除本地文件。本发明能在加密数据重复删除的场景下,有效抵抗重放攻击,提高用户数据的安全性,同时,减小加解密过程的运算量,提高了重复数据删除的效率,可用于云计算加密文件的存储服务中。
-
公开(公告)号:CN105550594A
公开(公告)日:2016-05-04
申请号:CN201510953538.9
申请日:2015-12-17
Applicant: 西安电子科技大学
IPC: G06F21/62
CPC classification number: G06F21/6281
Abstract: 本发明公开了一种安卓应用文件的安全性检测方法,主要解决现有安卓应用文件隐私泄露漏洞检测能力不足的问题。其实现步骤是:1.将安卓应用文件中的Dalvik字节码文件进行转换生成Jimple语言;2.从安卓系统文件中提取并分类出与敏感数据有关的输入和输出函数,并对其进行归类,标记出源和输出;3.在Jimple语言上生成虚拟Main函数,根据该函数生成过程间控制流图;4.制定污点传播规则;5.根据过程间控制流图生成污点访问路径;6.根据已标记的源和输出,在污点访问路径上执行污点传播规则,找出数据泄露的路径。本发明减少隐私泄露漏洞的漏报和误报,提高了安全性防护性能,可用于对安卓应用文件的检测。
-
公开(公告)号:CN103018732B
公开(公告)日:2014-06-18
申请号:CN201310017472.3
申请日:2013-01-17
Applicant: 西安电子科技大学
IPC: G01S7/42
Abstract: 本发明公开了一种基于空时联合优化的MIMO波形合成方法,主要解决现有方法在保证发射波形的空间功率分布情况下,空域合成信号的自相关特性较差的问题。其实现过程是:根据实际需要,确定发射波形的相关矩阵;产生初始恒模波形矩阵;确定感兴趣的观测方位角,即自相特性需要提高的方位角;利用序列二次规划设计恒模波形的相位矩阵;根据相位矩阵合成恒模波形矩阵。本发明在波形设计时考虑了发射波形的空域特性与特定方向信号的时域自相关特性,所合成的波形具有期望的空间功率分布,且在感兴趣方向上具有较好的时域自相关特性,可用于MIMO雷达在目标探测及跟踪阶段的波形设计。
-
公开(公告)号:CN118095193A
公开(公告)日:2024-05-28
申请号:CN202410517199.9
申请日:2024-04-28
Applicant: 西安电子科技大学
IPC: G06F30/392 , G06F30/398 , G06F115/02
Abstract: 本发明公开了一种基于多DSP的信号处理SIP设计电路,涉及微电子技术领域,解决了现有技术不能满足用户实时对大规模数据处理的问题;该电路包括:N片多核DSP芯片、N片FLASH芯片、存储模组、N个DDR存储器接口、N片电压调整芯片、N片时钟芯片和ABF基板;多核DSP用于连接存储模组并计算缓存;存储模组用于加载程序和存储数据;SPI接口连接FLASH芯片和多核DSP芯片;电压调整芯片用于提供工作电源;时钟芯片用于提供时钟;各芯片和模组通过四周排布的方式分布在ABF基板上;实现了通过EDMA搬移的方式调度N个DSP内部存储的矩阵数据,并整合为最终所需矩阵,以达到算法加速的目的。
-
公开(公告)号:CN115128604A
公开(公告)日:2022-09-30
申请号:CN202210699273.4
申请日:2022-06-20
Applicant: 西安电子科技大学
Abstract: 本发明公开一种基于L1范数优化的稀疏孔径ISAR平动补偿方法,其实现步骤是:获取低信噪比环境下非合作运动目标雷达稀疏孔径波数域回波;利用复数域距离字典矩阵和复数域方位字典矩阵,重构稀疏孔径的ISAR回波对应的ISAR图像;根据L1范数优化准则优化波数域回波;计算相位误差和目标平动量;根据相位误差和目标平动量,计算平动补偿矩阵;利用平动补偿矩阵补偿波数域回波;计算补偿后的ISAR图像。本发明基于L1范数优化准则实现稀疏孔径的ISAR平动补偿,可用于回波缺损、信噪比低等复杂电磁环境下对空间与空中的非合作运动目标的平动补偿。
-
公开(公告)号:CN113866737A
公开(公告)日:2021-12-31
申请号:CN202111031608.7
申请日:2021-09-03
Applicant: 西安电子科技大学
Abstract: 本发明公开了一种基于Stacking集成算法的空间微动目标识别方法,主要解决现有空间微动目标识别方法特征提取单一、传统单分类器无法充分挖掘特征分类潜力的问题。其实现方案为:1)利用多变换域特征提取方法,提取目标时域、频域、时频域特征,生成训练样本集和测试样本集;2)构建由四个初级分类器并联,再与一个次级分类器级联的Stacking集成分类器模型;3)使用训练样本集和交叉验证方法对Stacking集成分类器进行训练;4)将测试样本集输入到训练好的Stacking集成分类器中,得到分类结果。本发明能充分表征目标特性,并挖掘特征的分类潜力,提高了空间微动目标的识别率,可用于弹道目标识别。
-
公开(公告)号:CN110471041A
公开(公告)日:2019-11-19
申请号:CN201910656633.0
申请日:2019-07-19
Applicant: 西安电子科技大学
Abstract: 本发明公开了一种基于Vivado HLS的二维DOA估计方法,包括:步骤1:获取雷达回波信号并计算所述回波信号的自相关矩阵及所述自相关矩阵的逆矩阵;步骤2:根据所述回波信号和粗估计的精度要求得到空间点的初始导向矢量矩阵并预先存储;步骤3:根据所述自相关矩阵的逆矩阵和所述初始导向矢量矩阵对所述回波信号的方向进行估计以确定波达方向;步骤4:对步骤3进行优化得到相应的知识产权核;步骤5:在FPGA中调用所述知识产权核以完成二维DOA估计。本发明提供的二维DOA估计方法缩短了开发周期,提高了开发效率,提高了程序的可移植性,降低了系统的功耗。
-
公开(公告)号:CN110095761A
公开(公告)日:2019-08-06
申请号:CN201910404021.2
申请日:2019-05-14
Applicant: 西安电子科技大学
IPC: G01S7/40
Abstract: 本发明公开了一种基于MicroBlaze的MIMO雷达回波生成方法,主要解决现有技术MIMO雷达回波模拟信号生成系统实时性差及系统复杂的问题,其实现方案为:通过MicroBlaze软核调用软件工具开发包SDK模块配置雷达信号参数,产生MIMO雷达回波数据流;在FPGA内部对数据流进行数字正交下变频形成两路数据;将这两路数据作相位补偿并整合复用,并传递至多通道DAC芯片;在该芯片中对数据流进行数模转换,产生MIMO雷达回波模拟信号。本发明提高了数据传输稳定性,简化了系统复杂结构,提高了MIMO雷达回波信号生成的实时性,可用于包含FPGA和多通道DAC芯片组成的MIMO雷达回波模拟信号生成系统。
-
公开(公告)号:CN109959905A
公开(公告)日:2019-07-02
申请号:CN201910287601.8
申请日:2019-04-11
Applicant: 西安电子科技大学
Inventor: 全英汇 , 吴彬彬 , 李亚超 , 邢孟道 , 余兆明 , 赵佳琪 , 吴玲清 , 陈广雷 , 程远 , 刘智星 , 张瑞 , 许睿 , 陈侠达 , 王旭 , 高霞 , 董淑仙 , 赵金珊 , 林露
IPC: G01S7/40
Abstract: 本发明公开了一种基于AD9915的捷变相参雷达相位补偿方法和电路,解决了脉间随机捷变相参雷达的相控阵雷达波束指向随频率变化问题。实现步骤:配置控制功能寄存器;计算频率与相位参数;配置频率与相位寄存器;控制AD9915产生脉冲包络;完成基于直接数字频率合成器AD9915的脉间捷变相参雷达波束相位补偿的脉间捷变相参雷达波形信号。硬件平台包括有FPGA和AD9915。本发明在发射机上设计解决相控阵雷达波束指向随频率变化的方案,通过FPGA内部计数器降低了AD9915器件误差。本发明能减轻接收机对回波信号处理的算法难度;电路设计简单,迭代性强;优化了AD9915输出波形,相位精度更高。用于脉间随机捷变相参雷达。
-
-
-
-
-
-
-
-
-