-
公开(公告)号:CN102714733B
公开(公告)日:2015-09-16
申请号:CN201080061815.0
申请日:2010-12-14
Applicant: 瑞萨电子株式会社
IPC: H04N19/176 , H04N19/129 , H04N19/423 , H04N19/436 , H04N19/85
CPC classification number: H04N19/85 , H04N19/129 , H04N19/176 , H04N19/423 , H04N19/436
Abstract: 本发明的目的在于减轻用于保存周边宏块信息的存储器的存储容量的增大。运动图像编码方法使用编码处理装置对包含在水平方向的横宽比垂直方向的纵宽更大的横向画面的运动图像中的多个宏块(MB)进行编码。在进行编码时,编码(MB)的周边的多个完成编码的多个(MB)的信息保存在内置的信息保存存储器(204)中。在进行编码时,首先对在横向画面的横宽的左端排列于垂直方向的多个(MB)依次编码,其编码信息保存在信息保存存储器(204)中。之后,接着对在横向画面的横宽的左端的水平方向右邻排列于垂直方向的多个(MB)依次编码。
-
公开(公告)号:CN104519367A
公开(公告)日:2015-04-15
申请号:CN201410515393.X
申请日:2014-09-29
Applicant: 瑞萨电子株式会社
IPC: H04N19/61 , H04N19/176 , H04N19/124 , H04N19/96
CPC classification number: H04N19/44 , H04N19/436 , H04N19/61
Abstract: 本发明涉及视频解码处理装置及其操作方法。公开了一种视频解码处理装置,其能降低开始并行解码处理的开销。该视频解码处理装置包括解析单元,以及第一和第二视频处理单元。包括分别具有预定像素大小的最大编码单元的信息的编码比特流被供应到解析单元的输入端子。解析单元执行编码比特流的语法的解析,由此由最大编码单元生成可并行处理的第一和第二中间流。第一视频处理单元和第二视频处理单元并行处理由解析单元生成的第一和第二中间流。
-
公开(公告)号:CN102714733A
公开(公告)日:2012-10-03
申请号:CN201080061815.0
申请日:2010-12-14
Applicant: 瑞萨电子株式会社
CPC classification number: H04N19/85 , H04N19/129 , H04N19/176 , H04N19/423 , H04N19/436
Abstract: 本发明的目的在于减轻用于保存周边宏块信息的存储器的存储容量的增大。运动图像编码方法使用编码处理装置对包含在水平方向的横宽比垂直方向的纵宽更大的横向画面的运动图像中的多个宏块(MB)进行编码。在进行编码时,编码(MB)的周边的多个完成编码的多个(MB)的信息保存在内置的信息保存存储器(204)中。在进行编码时,首先对在横向画面的横宽的左端排列于垂直方向的多个(MB)依次编码,其编码信息保存在信息保存存储器(204)中。之后,接着对在横向画面的横宽的左端的水平方向右邻排列于垂直方向的多个(MB)依次编码。
-
-