伺服驱动装置、电液伺服系统及伺服电流的调整方法

    公开(公告)号:CN112211869B

    公开(公告)日:2023-05-26

    申请号:CN202011197116.0

    申请日:2020-10-30

    Abstract: 本发明公开了一种伺服驱动装置、电液伺服系统及伺服电流的调整方法,伺服驱动装置用于驱动一多线圈伺服阀,伺服驱动装置包括至少两个控制模块,多线圈伺服阀的线圈数量与控制模块的数量相同,每个控制模块分别对应伺服阀的一线圈;任意两个控制模块之间设置有数据交换链路;每个控制模块用于通过数据交换链路获取其他控制模块的信息数据;每个控制模块还用于根据所有信息数据调整伺服驱动装置的输出伺服电流。本发明的伺服驱动装置采用独立的控制模块作为驱动电路驱动多线圈伺服阀的独立线圈,一路驱动电路的电气故障不会扩散到其他驱动电路,电气上相互隔离,提高了伺服驱动装置驱动的可靠性,缩短了故障处理时间。

    通讯装置
    32.
    发明公开
    通讯装置 审中-实审

    公开(公告)号:CN116112309A

    公开(公告)日:2023-05-12

    申请号:CN202211609590.9

    申请日:2022-12-14

    Abstract: 本发明公开了一种通讯装置,通讯装置包括通道组件,通道组件包括:数据采集模块,用于获取HART信号,并将HART信号发送给与数据采集模块连接的HART调制解调器;控制模块,与HART调制解调器连接,控制模块用于将HART调制解调器的配置参数的参数值配置为与目标幅值相匹配的目标参数值;HART调制解调器,用于根据目标参数值对HART信号进行调制解调,并输出目标幅值的HART信号。本发明解决了HART信号不便于调节幅值而导致信号丢失的问题,消除了HART信号切换中引起的毛刺的问题,也减少了HART信号响应时间,提高了HART通信效率及可靠性。

    分布式控制系统及工业控制系统
    33.
    发明公开

    公开(公告)号:CN115963799A

    公开(公告)日:2023-04-14

    申请号:CN202310160036.5

    申请日:2023-02-23

    Abstract: 本发明公开了一种分布式控制系统及工业控制系统,该分布式控制系统包括底板和处理器,底板上设置有多种接口,接口包括处理器通道接口;处理器通过处理器通道接口与外部设备电连接;处理器通道接口用于传输外部设备的信号至处理器和/或传输处理器的信号至外部设备。本发明通过一个集成了各种接口的底板与处理器,处理器通过底板上的处理器通道接口与外部设备电连接,即可组成一个分布式控制系统,底板上的接口数量设置合理且紧凑,使得分布式控制系统体积紧凑,可以灵活的在现场进行安装应用,并且该分布式控制系统通过高度集成化的底板能够实现和传统一个整柜的DCS系统等同的控制功能,从而兼具了可靠性和紧凑性。

    数据信号转换设备以及数据信号转换系统

    公开(公告)号:CN115576279A

    公开(公告)日:2023-01-06

    申请号:CN202211239755.8

    申请日:2022-10-11

    Abstract: 本发明公开了一种数据信号转换设备以及数据信号转换系统,该数据信号转换设备包括数据接口、第二数据接口和微处理器;数据接口用于从I/O设备获取串口信号,并将串口信号发送至微处理器;微处理器用于对串口信号进行转换得到以太信号,并将以太信号发送至第二数据接口;第二数据接口用于将以太信号发送至外部控制设备。本发明提供了一种数据信号转换设备,该设备仅需在就地控制柜中安装该数据信号转换设备,相邻厂房间实现以太信号进行数据通信,满足了相邻厂房之间的数据通讯的数据带宽高、延时小、通讯可靠性高的性能要求;本发明中第一数据接口和第二数据接口均配置冗余组,在一个接口故障的情况下不影响设备的正常工作,保证了设备的稳定性。

    基于FPGA的机器故障的检测方法、系统、设备及介质

    公开(公告)号:CN115387917A

    公开(公告)日:2022-11-25

    申请号:CN202211160357.7

    申请日:2022-09-22

    Abstract: 本发明公开了一种基于FPGA的机器故障的检测方法、系统、设备及介质,该检测方法应用于FPGA,该检测方法包括:读取功能节点的配置信息;对配置信息进行CRC校验,以得到CRC校验结果;基于配置信息读取功能节点对应的目标逻辑函数以及输入数值;基于目标逻辑函数对输入数值进行逻辑运算,以得到逻辑运算结果;基于CRC校验结果和/或逻辑运算结果检测机器是否出现故障。本发明基于FPGA读取上位机配置的逻辑组态的功能节点的配置信息,并执行该功能节点的逻辑运算以及校验功能,实现了基于FPGA执行各种复杂的ETS逻辑算法,能够准确、快速的检测机器的故障情况,提高了检测效率和用户体验。

    FF现场总线设备冗余通讯实现方法及FF现场总线设备

    公开(公告)号:CN114285690A

    公开(公告)日:2022-04-05

    申请号:CN202111441524.0

    申请日:2021-11-30

    Abstract: 本发明公开了一种FF现场总线设备冗余通讯实现方法及FF现场总线设备,该实现方法包括:从FF现场总线设备中确定出FF现场总线主站设备和FF现场总线辅助设备;FF现场总线主站设备向从站设备发送查询指令,以根据查询指令获取从站设备的设备信息;FF现场总线主站设备将设备信息同步至FF现场总线辅助设备。本发明通过从FF现场总线设备中确定出FF现场总线主站设备和FF现场总线辅助设备;FF现场总线主站设备向从站设备发送查询指令,以根据查询指令获取从站设备的设备信息;FF现场总线主站设备将设备信息同步至FF现场总线辅助设备,实现了FF现场总线设备之间的冗余通讯,提高了FF现场总线设备通讯的可靠性。

    可插拔式IO模块及DCS系统
    37.
    发明公开

    公开(公告)号:CN113885465A

    公开(公告)日:2022-01-04

    申请号:CN202111264032.9

    申请日:2021-10-27

    Abstract: 本发明公开了一种可插拔式IO模块及DCS系统,其中该可插拔式IO模块包括底座、子卡、固定部件和可插拔熔丝,所述固定部件用于将所述子卡可拆卸的安装在所述底座上,所述底座上开设有至少一个熔丝孔,所述可插拔熔丝插设在所述熔丝孔内。可插拔式IO模块通过将底座与子卡可拆卸式的连接,从而解决了模块维修不容易拆卸,且拆装麻烦的问题;在底座上设置熔丝孔使得可插拔熔丝裸露在模块壳体以外,进而可及时准确的判断出熔丝是否熔断,且在更换时非常容易操作,具有高可靠性、高维护性、高稳定性等优点。

    DI通道的诊断电路及方法
    38.
    发明授权

    公开(公告)号:CN111813088B

    公开(公告)日:2021-10-01

    申请号:CN202010685100.8

    申请日:2020-07-16

    Abstract: 本发明公开了一种DI通道的诊断电路及方法。DI通道的诊断电路包括第一继电器、第二继电器、控制器以及DI通道;DI通道的第一输入端连接至查询电源的负极,第二输入端连接至第二继电器的公共端,输出端连接至控制器;第二继电器的常闭触点与查询电源的正极连接;第一继电器的常开触点与第二继电器的常开触点连接,第一继电器的公共端与查询电源的正极连接;控制器被配置为:向第一和第二继电器的线圈端输出高电平信号,并延时一段时间向第一继电器的线圈端输出低电平信号;若检测到下降沿信号,则诊断DI通道正常。本发明通过采用双继电器的硬件结构,根据检测的下降沿信号能够实现DI通道的自动诊断功能,成本低且简单有效。

    DI通道的诊断电路及方法
    39.
    发明公开

    公开(公告)号:CN111813088A

    公开(公告)日:2020-10-23

    申请号:CN202010685100.8

    申请日:2020-07-16

    Abstract: 本发明公开了一种DI通道的诊断电路及方法。DI通道的诊断电路包括第一继电器、第二继电器、控制器以及DI通道;DI通道的第一输入端连接至查询电源的负极,第二输入端连接至第二继电器的公共端,输出端连接至控制器;第二继电器的常闭触点与查询电源的正极连接;第一继电器的常开触点与第二继电器的常开触点连接,第一继电器的公共端与查询电源的正极连接;控制器被配置为:向第一和第二继电器的线圈端输出高电平信号,并延时一段时间向第一继电器的线圈端输出低电平信号;若检测到下降沿信号,则诊断DI通道正常。本发明通过采用双继电器的硬件结构,根据检测的下降沿信号能够实现DI通道的自动诊断功能,成本低且简单有效。

    基于FPGA的DI动态诊断电路
    40.
    实用新型

    公开(公告)号:CN207503020U

    公开(公告)日:2018-06-15

    申请号:CN201721571856.X

    申请日:2017-11-22

    Abstract: 一种基于FPGA的DI动态诊断电路,涉及信号诊断技术领域,所解决的是降低诊断错误率的技术问题。该电路包括主控制器、采样光耦、断线检测光耦、切换继电器、第一控制开关、第二控制开关;所述主控制器为FPGA芯片,主控制器通过第一控制开关、第二控制开关、切换继电器的配合,来控制采样光耦及断线检测光耦的输入侧信号;主控制器通过采样光耦及断线检测光耦的输出侧信号来实现对DI通道的动态诊断。本实用新型提供的电路,适用于DCS领域的控制对象保护系统。(ESM)同样的发明创造已同日申请发明专利

Patent Agency Ranking